画像分割用ネットワークのための非線形振動子回路の試作
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 2000-03-07
著者
関連論文
- PWM信号を用いた機能CMOSイメージセンサ
- パネル討論 : 大学および企業における設計者教育 : 大学が目指す教育, 企業が望む教育
- PWM信号を用いたセルオートマトン型イメージ処理回路の構成
- 可変遅延回路不要なPWM信号受信回路
- 光バスを用いたパターンマッチング回路
- ハイパーブレイン実現を目指した無線インタコネクションを用いた三次元集積技術(VLSI一般(ISSCC2005特集))
- 極低電力断熱充電論理回路
- 大局的画像領域分割のためのデジタル方式抵抗ヒューズネットワークの設計とFPGAへの実装(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 大局的画像領域分割のためのデジタル方式抵抗ヒューズネットワークの設計とFPGAへの実装(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 類似特徴を有した異種物体認識のためのブーステッド・カスケード学習アルゴリズム
- 抵抗ヒューズと振動子ネットワークを組み合わせた画像分割処理とそのLSI回路実現
- パルス変調方式による抵抗ヒューズネットワーク回路
- 2重しきい値法により位相検出を行う画像分割用振動子ネットワークモデルとそのLSI回路構成
- 4相クロックを用いたPWM-Binary Digital相互変換回路
- I-007 見え方に基づいた顔認識手法のための画像前処理(I分野:画像認識・メディア理解)
- D-12-93 主成分分析による照明変動にロバストな顔認識のための画像前処理(D-12. パターン認識・メディア理解, 情報・システム2)
- D-12-31 主成分分析による顔認識回路の設計とFPGAへの実装(D-12. パターン認識・メディア理解, 情報・システム2)
- 投射野型積和演算及び荷重基底分解アルゴリズムを用いたConvolutional Neural Network VLSIアーキテクチャ(NC企画セッション : ニューロハードウェア)
- 投射野型積和演算及び荷重基底分解アルゴリズムを用いたConvolutional Neural Network VLSIアーキテクチャ(企画セッション : ニューロハードウェア)
- 電流制御発振器を用いた低電圧動作Δ 〓-AD変換器
- 画像分割・抽出を実行する非線形セルラーニューラルネットワークLSI回路
- 基板等価回路と論理回路の雑音発生モデルを用いたチップレベル基板雑音解析手法
- 画像分割用ネットワークのための非線形振動子回路の試作
- 画像領域分割機能を有する振動子ネットワークとPWM方式による回路実現
- PWM/PPM方式任意カオス発生回路の試作
- A-1-31 コンパクトなPWM/PPM方式任意カオス信号発生回路
- 単電子トンネルデバイスを用いた確率論的連想メモリ
- PWM方式によるガボール型フィルタ回路
- 「確率的連想」によるベクトル量子化器の学習とパルス変調方式によるLSI回路実現
- 基板等価回路と論理回路の雑音発生モデルを用いたチップレベル基板雑音解析手法
- F行列を用いたチップレベルの基板雑音解析法
- PWM信号を用いたニューロン回路
- ブレイン・マシン・インタフェース用64chニューラルレコーディングチップ(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 非線形ダイナミクスを実現するパルス幅変調(PWM)回路
- PWM方式を用いた非単調関数生成回路/カオス信号発生回路
- 招待講演 ニューラルレコーディングチップのデータ伝送方式 (集積回路)
- ニューラルレコーディングチップのデータ伝送方式(最先端の脳科学と集積化技術の融合)
- ニューラルレコーディングチップのデータ伝送方式