可変遅延回路不要なPWM信号受信回路
スポンサーリンク
概要
- 論文の詳細を見る
バスのデータ転送にPWM(パルス幅変調)を適用して低電力、高速化を図ることが考えられているが、変・復調に必要な多相クロックを生成するためにアナログ的な可変遅延回路を必要とするため、ゲートアレイには不向きであった。そこで、遅延回路をディジタル回路のみで構成でき、遅延回路の素子数も削減した高分解能のPWM受信回路方式を検討したので報告する。
- 社団法人電子情報通信学会の論文
- 1996-03-11
著者
関連論文
- PWM信号を用いた機能CMOSイメージセンサ
- 画像処理IPとFPGA実装
- Charge Packet Count技術とDual-Line PWM信号処理を用いたAD融合最小距離検索回路
- 可変遅延回路不要なPWM信号受信回路
- 光バスを用いたパターンマッチング回路
- 極低電力断熱充電論理回路
- Charge Packet Count技術とDual-Line PWM信号処理を用いたAD融合最小距離検索回路
- Charge Packet Count技術とDual-Line PWM信号処理を用いたAD融合最小距離検索回路
- 画像処理IPとFPGA実装
- 画像処理IPとFPGA実装
- パルス変調方式による抵抗ヒューズネットワーク回路
- 4相クロックを用いたPWM-Binary Digital相互変換回路
- 投射野型積和演算及び荷重基底分解アルゴリズムを用いたConvolutional Neural Network VLSIアーキテクチャ(NC企画セッション : ニューロハードウェア)
- 投射野型積和演算及び荷重基底分解アルゴリズムを用いたConvolutional Neural Network VLSIアーキテクチャ(企画セッション : ニューロハードウェア)
- 電流制御発振器を用いた低電圧動作Δ 〓-AD変換器
- 画像分割・抽出を実行する非線形セルラーニューラルネットワークLSI回路
- 画像分割用ネットワークのための非線形振動子回路の試作
- PWM/PPM方式任意カオス発生回路の試作
- 単電子トンネルデバイスを用いた確率論的連想メモリ
- PWM方式によるガボール型フィルタ回路
- 「確率的連想」によるベクトル量子化器の学習とパルス変調方式によるLSI回路実現
- F行列を用いたチップレベルの基板雑音解析法
- PWM信号を用いたニューロン回路
- 非線形ダイナミクスを実現するパルス幅変調(PWM)回路
- PWM方式を用いた非単調関数生成回路/カオス信号発生回路