再構成可能な並列プロセッサの命令セット
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 1998-03-06
著者
-
森下 賢幸
岡山県立大学 情報工学部
-
畑野 文博
岡山県立大学情報工学部
-
寺本 巖
岡山県立大学 大学院 情報系工学研究科
-
寺本 巌
岡山県立大学情報工学部
-
寺本 巌
岡山県立大学
-
森下 賢幸
岡山県立大学情報工学部
-
秋田 徳子
岡山県立大学 情報工学部
-
寺本 巖
岡山県立大学情報工学部
-
寺本 厳
岡山県立大学 大学院 情報系工学研究科
-
畑野 文博
岡山県立大学 大学院 情報系工学研究科
-
森下 賢幸
岡山県大 情報工
-
森下 賢幸
岡山県立大学
関連論文
- CMOSFETのチャネル幅方向の信頼性を分離して評価するためのテスト構造(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- CMOSFETのチャネル幅方向の信頼性を分離して評価するためのテスト構造(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- LDD構造CMOSFETにおける(高ドープ/低ドープ)・ドレイン解析用テスト構造(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- LDD構造CMOSFETにおける(高ドープ/低ドープ)・ドレイン解析用テスト構造(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 大規模FPGAを用いた動的再構成可能な並列プロセッサの設計
- 開発経験を生かした半導体デバイスの工学教科書の著作
- 1A-1 動的再構成型可変長復号回路の高性能化に関する研究(計算機アーキテクチャ,一般セッション,アーキテクチャ,情報処理学会創立50周年記念)
- C-031 特定用途向け動的再構成回路の演算器精度最適化に関する研究(ハードウェア・アーキテクチャ,一般論文)
- C-012 粗粒度動的再構成回路上へのCPU再構成面の実装(ハードウェア・アーキテクチャ,一般論文)
- D-18-3 動的再構成可能型MP3復号回路における再構成演算部の階層構造の決定(D-18.リコンフィギャラブルシステム,一般講演)