並列Distributed Arithmetic法によるIDCT演算回路の精度
スポンサーリンク
概要
- 論文の詳細を見る
筆者らは、MPEG1(ISO/IEC11172)に準拠したオーディオビデオ1チップデコーダLSIを開発した。ビデオデコーダ処理については、MPEG1の画像サイズと動作周波数(27MHz)から、性能目標を5サイクル/画素と定め、その範囲でトランジスタ数が最小になるような回路構造を検討した。特にIDCTユニットについては、Distributed Arithmetic(以下DA法と略)の改良方式を提案し、上記の性能目標を達成した。本稿では、H.261で規定されるIDCTの演算精度を満たし、かつ、性能を満足するIDCT演算回路の設計に関して述べる。
- 社団法人電子情報通信学会の論文
- 1996-03-11
著者
-
大井 康
Nec C&c メディア研究所
-
民谷 一郎
NEC ULSIシステム開発研究所
-
片山 陽一
NEC情報メディア研究所
-
大井 康
NEC 情報メディア研究所
-
片山 陽一
NEC 情報メディア研究所
関連論文
- 1チップMPEG-2 MP@MLビデオ符号化LSIにおけるクロック制御方式
- MPEG-2符号化LSIにおける履歴適応型動きベクトル探索とそのハードウェア実現
- 1チップMPEG-2 MP@MLビデオエンコーダLSIの開発
- 1チップMPEG-2 MP@MLビデオ符号化LSIにおける省面積, 低消費電力, 動きベクトル探索器
- 1チップMPEG-2 MP@MLビデオ符号化LSIの開発
- 並列Distributed Arithmetic法によるIDCT演算回路の規模と性能について
- 並列Distributed Arithmetic法によるIDCT演算回路の精度
- 1チップMPEG1オーディオ / ビデオデコーダ
- 1チップMPEG1オーディオ/ビデオデコーダ
- MPEG1 Audio/Video 1チップデコードLSI
- 部分乗算器を用いた小型直交変換演算器
- A-97 修正Booth乗算器(A-4. ディジタル信号処理,一般講演)
- MPEG-2符号化LSIにおける履歴適応型動きベクトル探索とそのハードウェア実現
- MPEG-2符号化LSIにおける履歴適応型動きベクトル探索とそのハードウェア実現
- 1チップMPEG-2 MP@MLビデオ符号化LSIにおけるDCT/IDCTアーキテクチャの検討
- MPEG1ビデオデコード用フィールド補間垂直フィルタ
- 市松状に1次探索ベクトルを削減した2段階動きベクトル探索
- 4点平均間引法によるMPEG-2動き予測性能について
- 修正Booth乗算器
- 1チップMPEG-2 MP@MLビデオ符号化LSIにおけるメモリアーキテクチャ
- 1チップMPEG-2MP@MLビデオ符号化LSIにおける動きベクトル探索ウインドウシフト
- D-11-50 MPEG-2ビデオ符号化における1パスVBR制御方式
- ビデオ符号化LSI用動き探索領域シフト方式
- 1チップMPEG-2 MP@MLビデオ符号化LSIにおけるVLC回路
- ビデオ符号化装置における簡易型適応量子化器