シェーパにおける許容可能な残留セル遅延揺らぎの検討
スポンサーリンク
概要
- 論文の詳細を見る
筆者らは先に、ATM網に流入するセルの遅延揺らぎの削減量が制御可能なシェーパ方式を提案した。これにより、CBRセル流に対してM/D/1モデルに基づく高効率かつ簡易な伝送路収容設計とともに、シェーピングに要する遅延の減少が可能となる。しかし、どの程度CDV(Cell Delay Variation)を削減すればよいか定量的な検討はされていない。本報告では、その第一ステップとして、M/D/1モデルによる近似が可能なセル流について検討する。
- 社団法人電子情報通信学会の論文
- 1995-03-27
著者
関連論文
- AMInet Signaling Protocol : 新しい資源予約プロトコル
- AMInetにおける資源予約を用いたレート制御型トランスポートプロトコル
- BI-4-5 キャリアネットワークを取巻く現状と100Gトランスポート技術への期待(BI-4.テラビットネットワーク時代の100Gトランスポート技術とアプリケーション,依頼シンポジウム,ソサイエティ企画)
- 次世代インタ-ネットのア-キテクチャ「AMInet」--資源予約で高品質な動画転送を実現
- HIPPI-ATMアダプタにおける誤り訂正機能の検討
- ATM網におけるインタネットワーク構成法とVC-QOSに関する検討
- 仮想シェーピングによるCDVトレラントなUPC方式
- 遅延揺らぎの影響を考慮した CBR-VP のトラヒック制御方式
- 確定的 UPC による ATM 網トラヒックマネージメント方式
- 遅延変動を受けた CBR セルトラヒックのスムージング方式