仮想キューマシンVQMの構成と基本性能評価(並列処理のためのシステム)
スポンサーリンク
概要
- 論文の詳細を見る
キュー計算モデルに碁つく新しい並列プロセッサ「キューマシン」に、仮想的にキューを長くする「仮想キュー」を導入することを提案する。このプロセッサは、仮想レシスタの導入によってプログラムサイズか小さいまま大並列実行か可能である。スーパスカラプロセッサとしてシステムを設計し、シミュレーションによって基本的な性能評価を行った。その結果、プロセス切り替えの効率か良く、プログラムサイスを考慮するとパフォーマンスか上かることか分かった。これは限られたハートウェア資源を有効に使うプロセッサである。
- 一般社団法人情報処理学会の論文
- 2004-04-13
著者
関連論文
- 体積ホログラムを用いた位相学習が可能な周波数多重の関数近似コヒーレント光波ニューラルネットワーク
- 学習する光論理回路の周波数多重密度
- 8.位相と振幅を見るスーパ右脳 : 干渉型レーダイメージングシステム及び適応的な光波位相等化器への応用(応用分野が広がる複素ニューラルネットワーク)
- キャリア周波数によって制御が可能な光波学習論理回路
- 周波数並列化が可能な学習論理回路とコヒーレント光プロセッサの提案(ネットワークとプロセッサ)
- 動的故障に対応する並列計算機用適応ルータに関する検討(ディペンダブルコンピュータシステム及び一般)
- 浅い束縛による動的スコープ変数が存在する時の末尾再帰呼び出し
- 5L-1 さまざまなプロセッサに対応する命令レベル並列コンパイラに関する研究
- 3H-7 投機実行の動的なスケジューリング技法
- 3H-6 動的なスケジューリングを行うマルチスレッドプロセッサの提案
- 3H-5 ページング機構を用いたキャッシュレベルメモリの管理に関する研究
- イメージ/ビデオコンテンツの自動アノーテーション
- 並列度に依存しないスケジューリング
- キューマシン計算モデルに基づくスーパスカラ・プロセッサの設計
- プログラム制御キャッシュレベルメモリの性能 : ハードウェア
- 複数光路長差を利用して周波数領域で任意の汎化特性を実現するコヒーレント光適応位相フィルタ(統計的学習理論及び一般)
- キャリア周波数によってその動作の制御が可能なコヒーレント光波連想記憶システム
- バリア同期のためのタスクスケジューリングアルゴリズムとその性能評価
- 概念制約式を用いたプログラミングを可能にするコンパイル手法
- バリアを唯一の同期手段とした場合のタスクスケジューリング
- オブジェクト/スレッドモデルオペレーティングシステムにおける柔軟できめの細かい保護機構の設計
- ソフトウェア制御階層命令メモリシステムに関する研究 : シミュレーションによる性能評価
- ソフトウェア制御階層命令メモリシステム : アーキテクチャ
- C-015 BidirectionalなSIMDをもつキュープロセッサ(C分野:アーキテクチャ・ハードウェア)
- キュー計算原理によるSMT型マルチスレッド並列キュープロセッサの提案と設計(アーキテクチャ)
- キュー計算原理によるSMT型マルチスレッド並列キュープロセッサの提案と設計
- 概念制約式を用いたプログラミングとプログラム合成
- ユーザプログラム制御階層メモリシステムの評価
- ユーザプログラム制御階層メモリシステムに関する研究
- 体積ホログラムを用いた位相学習が可能な周波数多重の関数近似コヒーレント光波ニューラルネットワーク
- 学習する光論理回路の周波数多重密度
- PN コンピュータのフエッチ手法の改善
- 論文には新規性があってはいけない?(「情報技術の新時代に向けて」)
- BSCP並列コンピュータの構築
- 2T-7 データベースエンジンへのプログラム制御キャッシュレベルメモリの適用
- 命令フェッチをプログラム制御するプロセッサ・アーキテクチャ
- 単一アドレス空間におけるプロセス生成とデータ共有
- PNプロセッサにおけるデータキャッシュミスの性能に与える影響
- 3種類の並列キュー計算モデルの基本特性
- B-022 GCCによるキュー・コンパイラ開発手法の提案(B分野:ソフトウェア)
- 耐故障・適応ルーティングのセルフチューニングに関する検討
- 耐故障・適応ルーティングのセルフチューニングに関する検討
- 耐故障・適応ルーティングのセルフチューニングに関する検討(ディペンダブルコンピュータシステム及び一般)
- 耐故障・適応ルーティングのセルフチューニングに関する検討(ディペンダブルコンピュータシステム及び一般)
- キャンパスP2Pネットワークにおけるパーソナライズド検索(ネットワーク, 組込技術とネットワークに関するワークショップ)
- キャンパスP2Pネットワークにおけるパーソナライズド検索
- 耐故障性を考慮したk-ary n-cube用適応デッドロック回復ルーティング(ネットワーク)
- C-029 Verilog-HDLによる並列キュープロセッサのデザイン(C.アーキテクチャ・ハードウェア)
- 並列キュー計算モデルの基本特性評価(CPSY-3 性能評価)(2004年並列/分散/協調処理に関する「青森」サマーワークショップ(SWoPP青森2004))
- 仮想キューマシンVQMの構成と基本性能評価(並列処理のためのシステム)
- 動的故障に対応する並列計算機用適応ルータに関する検討(ディペンダブルコンピュータシステム及び一般)
- JXTAネットワークに対するユーザ認証およびアクセス制御の導入
- Qjavaプロセッサの基本設計(デペンダブルコンピュータシステム及び一般)
- QJavaプロセッサの基本設計(ディペンダブルコンピュータシステム及び一般)
- プロセス部品化に関する基礎考察
- 非均質並列プロセッサ用プログラムの実行時間の下界
- キー/ロック方式の拡張によるアクセスルートコントロールシステムソフトウェアの新しい潮流
- アクセス制御機構における判定操作の効率化
- キー/ロック方式に基づく柔軟できめの細かいオブジェクトの保護機構の設計
- 3T-3 階層型分散Webサーバシステムにおける動的負荷分散方式に関する研究
- UPCHMSのパイプライン処理適用による評価
- UPCHMSにおけるパイプライン処理の適用
- ユーザプログラム制御階層メモリシステムのメモリ有効利用の効果
- UPCHMSの特徴解析
- ユーザプログラム制御階層メモリシステム
- UPCHMSのプログラムによる高速化手法
- ユーザプログラム制御階層メモリシステム
- プログラムによるメモリ階層制御
- ソフトウェア制御階層メモリシステムにおける命令階層の並列転送効果
- 命令とデータに関するプログラム制御階層メモリシステムを持つコンピュータの設計
- 命令とデータに関するプログラム制御階層メモリシステムを持つコンピュータの設計
- 非均質型細粒度並列計算機PN computer用のコンパイラにおける基本ブロックの接続処理
- D-6-4 キュー計算モデルを用いた並列プロセッサの設計
- 部品が表す概念に対する『名前付けの一貫性』の自動管理を容易にするための部品表現に関する一考察
- "柔らかい"部品参照を用いるプログラミング言語に関する一考察
- 部品データベースへの問い合わせをアルゴリズム記述要素として用いるプログラミング手法についての一考察
- PNスーパースカラプロセッサのパルテノンシステムによるLSI設計
- 並列キュープロセッサの基本設計
- 並列キュープロセッサの基本設計
- 並列度優先スケジューリングにおけるブロックを越えたタスク移動
- プロセッサ数に依存しないタスクスケジューリング技法
- 拡張ハイパーキューブ
- 拡張ハイパーキューブに関する研究
- PNコンピュータのVLSI設計におけるデバッギング手法
- 移動型エージェントによる計算機環境の管理手法
- コンピュータネットワーク上の仮想社会における移動型サービスエージェント
- キャッシュコヒーレンス制御が不要な並列計算機におけるプログラミング
- プログラム制御キャッシュレベルメモリを用いた並列計算機のデータ一貫性
- プログラム制御キャッシュメモリの性能評価
- 分散共有メモリ型並列コンピュータにおけるプログラム制御キャッシュメモリ
- キューマシン用並列化Cコンパイラ
- D-3-6 キューマシン用CコンパイラQCC
- SMPクラスタにおけるハイブリッドMPI-OpenMPプログラミングのためのマスタースレーブアルゴリズム
- B-23 QJavaバイトコードの実行環境の構築(プログラム言語の実装,B.ソフトウェア)
- B-22 QJavaバイトコードの並列性抽出に関する研究(プログラム言語の実装,B.ソフトウェア)
- D-6-5 QJavaコンパイラ : 並列性を重視したQJavaバイトコードの生成
- B-14-11 エージェントを用いたパッチ投入システムの提案と構築
- D-6-6 QJavaバイトコードの実行環境の構築
- B-7-35 HTMLに特化したテキストデータ圧縮法によるWWWの高速化の研究
- 命令レベル並列プロセッサ用バリア型フェッチ機構における NOP 削減方式