DSP(Digital Signal Processor)を用いたデジタル信号処理実験
スポンサーリンク
概要
- 論文の詳細を見る
- 鶴岡工業高等専門学校の論文
- 2000-11-30
著者
関連論文
- ASIP短期開発のための高い拡張性を有するベースプロセッサの提案(アーキテクチャ合成,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- ASIP短期開発のための高い拡張性を有するベースプロセッサの提案(アーキテクチャ合成,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- ASIP短期開発のための高い拡張性を有するベースプロセッサの提案(アーキテクチャ合成,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- ASIP設計用ワークベンチPEAS-IIIの実現方法についての考察 : CPUアーキテクチャの分類とパラメタ化
- ASIP設計用ワークベンチPEAS-IIIの実現方法についての考察 : CPUアーキテクチャの分類とパラメタ化
- ASIP設計用コデザイン・ワークベンチPEAS-IIIの提案
- 実践的なモデルベース開発のキーポイントを探る
- パイプライン・ハザードを考慮したプロセッサ生成手法の提案(電子システムの設計技術と設計自動化)
- out-of-order完了可能なパイプラインプロセッサのHDL記述生成の一手法
- out-of-order完了可能なパイプラインプロセッサのHDL記述生成の一手法
- 特定用途向きプロセッサ開発システムASIP Meister
- 特定用途向きプロセッサ開発システム ASIP Meister
- 特定用途向きプロセッサ開発システムASIP Meister
- ASIP向き階層化メモリシステムの評価
- ASIP向き階層化メモリシステムの評価
- 命令セットプロセッサ生成における内部割り込み制御回路の自動生成方法
- 命令セットプロセッサ生成における内部割り込み制御回路の自動生成方法
- 命令セットプロセッサ生成における内部割り込み制御回路の自動生成方法
- メモリアクセス系列解析に基づくオンチップ2レベル・キャッシュメモリの構成最適化手法 (電子システムの設計技術と設計自動化)
- SA-3-2 ハードウェア/ソフトウェア協調設計システムPEAS-Iの現状(SA-3. ハードウェア/ソフトウェア・コデザイン,シンポジウム)
- ASIP向きハードウェア/ソフトウェア・コデザインシステムPEAS-Iにおけるハードウェア生成手法
- D-15-9 高専版組込みスキル標準の構築(D-15.教育工学,一般セッション)
- プログラマブル・アナログICを使用した実験システムの評価
- ASIP向きハードウェア/ソフトウェア・コデザインシステム : PEAS-Iにおけるハードウェア生成手法
- DSP(Digital Signal Processor)を用いたデジタル信号処理実験
- スキルの可視化を目指したネットワーク型試験システムの開発
- D-15-12 ネットワーク型試験システムの開発と実施結果の報告(D-15.教育工学,一般セッション)
- 4-345 10高専連携による「超広域連携に立脚した高専版組込みスキル標準の開発と実践」の活動報告 : 学生の「質保証」に向けたスキル可視化の取組((06)工学教育に関するGood Practice,口頭発表)
- 3-226 分野別到達目標に対するラーニングアウトカム評価による質保証(4) : 組込み到達度試験e-Testの実践((06)工学教育に関するGood Practice(文部科学省GP採択案件)-II)