松永 裕介 | (株)富士通研究所
スポンサーリンク
概要
関連著者
-
松永 裕介
(株)富士通研究所
-
松永 裕介
富士通研究所人工知能研究部
-
松永 裕介
(株)富士通研究所 CAD 研究部
-
藤田 昌宏
富士通研究所人工知能研究部
-
藤田 昌宏
(株)富士通研究所
-
樋口 博之
(株)富士通研究所cad研究部
-
樋口 博之
(株)富士通研究所
-
藤田 昌宏
米国富士通研究所
-
田宮 豊
(株)富士通研究所
-
松永 多苗子
早稲田大学it研究機構
-
角田 多苗子
(株)富士通研究所
-
藤田 昌宏
富士通研
-
藤田 昌宏
東京大学、大規模集積システム設計教育研究センター
-
松永 多苗子
(株)富士通研究所
-
藤田 昌宏
東京大学大規模集積システム設計教育研究センター|科学技術振興機構戦略的創造研究推進事業crest
-
木村 晋二
奈良先端科学技術大学院大学情報科学研究科
-
渡邉 勝正
奈良先端科学技術大学院大学
-
藤沢 久典
富士通研
-
朱 強
(株)富士通研究所CAD研究部
-
朱 強
奈良先端科学技術大学院大学 情報科学研究科
-
Chen K.C
FAI
-
藤沢 久典
(株)富士通研究所
-
高橋 登
富士通株式会社
-
De Micheli
スタンフォード大
著作論文
- 状態変数の動的削除を用いた状態数え上げの効率化
- 等価状態の部分的抽出による大規模順序回路の簡単化
- 不完全指定有限状態機械に対する高速な状態数簡単化アルゴリズム
- Rectangular Dualに基づくマクロセル配置手法
- 多段論理合成における二段論理式簡単化の一手法
- 順序回路の簡単化について
- 2分決定グラフのための変数順決定アルゴリズムとその評価
- 2分決定グラフを利用したトランスダクション法の改良
- 不完全指定有限状態機械に対する高速な状態数簡単化アルゴリズム
- 論理合成システムにおける遅延時間最適化手法
- 複数クロックを考慮したタイミング制約生成手法
- 複数クロックを考慮したタイミング制約生成手法
- 1.ハードウェア/ソフトウェア協調設計のコンピュータ支援における問題および方法について (ハードウェア/ソフトウェア・コデザイン)
- Satisfiability Don't Caresを用いた多段論理回路の簡単化
- 論理関数のbi-decompositionを行なうボトムアップアルゴリズムについて
- 論理関数のbi-decompositionを行なうボトムアップアルゴリズムについて
- 非明示的列挙を用いたパタンマッチングについて (機能論理設計, アーキテクチャ設計支援と一般)
- 関数分解を用いたLUT型FPGA用ブーリアンマッチングアルゴリズムについて
- 関数分解を用いたLUT型FPGA用ブーリアンマッチングアルゴリズムについて
- 関数分解を用いたLUT型FPGA用ブーリアンマッチングアルゴリズムについて
- 直交でない関数分解の効率的な列挙手法
- 直交でない関数分解の効率的な列挙手法
- 複数の制約条件を考慮したテクノロジマッピングのアルゴリズムについて
- 複数の制約条件を考慮したテクノロジマッピングのアルゴリズムについて
- 高速な直交分解アルゴリズムと論理合成への応用
- 高速な直交分解アルゴリズムと論理合成への応用
- 高速な直交分解アルゴリズムと論理合成への応用
- テクノロジマッピングにおけるパタンマッチングの高速化について
- テクノロジマッピングにおけるパタンマッチングの高速化について
- テクノロジマッピングにおけるパタンマッチングの高速化について
- 非明示的列挙を用いたパタンマッチングについて (機能論理設計, アーキテクチャ設計支援と一般)
- 論理関数のXOR分解アルゴリズムについて