野地 保 | 三菱電機(株) Cl研(情)
スポンサーリンク
概要
関連著者
-
野地 保
三菱電機(株) Cl研(情)
-
野地 保
三菱電機株式会社システムlsi開発研究所
-
野地 保
東海大学大学院工学研究科
-
濱田 英幸
三菱電機(株)
-
濱田 英幸
三菱電機(株)システムlsi開発研究所
-
清水 圭典
三菱電機株式会社システムLSI開発研究所
-
水本 勝也
三菱電機(株)
-
高坂 広之
三菱電機(株)
-
水本 勝也
三菱電機(株)システムlsi開発研究所
-
高坂 広之
三菱電機(株)システムlsi開発研究所
-
中村 彰
長崎大学工学部電気情報工学科
-
中村 彰
長崎大学工学部
-
青木 洋
三菱電機(株)
-
小山 雅行
三菱電機(株) Cl研(情)
-
清水 圭典
三菱電機(株) CL研(情)
-
青木 洋
三菱電機(株)システムlsi開発研究所
-
小川 直樹
三菱電機(株)情報電子研究所
-
松澤 智子
三菱電機(株)情報電子研究所
-
大上 貴英
三菱電機(株)情報電子研究所
-
国岡 美千子
三菱電機(株) CL研(情)
-
浦野 真帆
三菱電機(株)
-
三浦 永
三菱電機エンジニアリング(株)
-
清水 圭典
三菱電機 カスタムLSI設計技術開発センター
-
野地 保
三菱電機 カスタムLSI設計技術開発センター
-
野地 保
三菱電機(株)・cl 研(情)
-
松澤 智子
松下電器産業(株) マルチメディアシステム研究所
著作論文
- 論理合成とマイクロプログラムの統一設計環境
- ブロック図によるHDLベース設計環境
- OLTP性能予測ツールSMART
- 機能記述からの論理合成評価
- トップダウン設計手法と論理合成
- ブロック図によるHDL設計環境の実現方式
- HDLマクロのパラメータ化実現方式
- トップダウン設計手法向き仮想遅延精度の向上
- HDL記述の論理合成向き自動変換
- ハードウェア記述言語 2. 主要なハードウェア記述言語の特徴と標準化状況 : 2.4 Verilog HDL (ハードウェア記述言語)