小泉 圭輔 | 湘南工科大学情報工学科
スポンサーリンク
概要
関連著者
-
渡辺 重佳
湘南工科大学工学部情報工学科
-
廣島 佑
湘南工科大学工学部情報工学科
-
岡本 恵介
湘南工科大学情報工学科
-
岡本 恵介
湘南工科大学 情報工学科
-
渡辺 重佳
湘南工科大学大学院工学研究科
-
小泉 圭輔
湘南工科大学情報工学科
-
渡辺 重佳
湘南工科大学
-
Koizumi Keisuke
Department of Information Science, Shonan Institute of Technology
-
渡辺 重佳
Department of Information Science, Shonan Institute of Technology
著作論文
- 2P-5 3次元型トランジスタFinFETによるLSIの高密度設計法 : CMOSセルライブラリを用いたパターン面積の縮小効果の検討(設計自動化,学生セッション,アーキテクチャ)
- 独立したゲートを持つダブルゲートトランジスタを用いたLSIの新設計法(不揮発メモリと関連技術及び一般)
- 3次元型トランジスタFinFETによるLSIの高密度設計法 : CMOSセルライブラリを用いたパターン面積の縮小効果の検討(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 独立したゲートを持つダブルゲートトランジスタを用いたシステムLSIの新レイアウト設計法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 3次元型トランジスタFinFETによるLSIの高密度設計法 : CMOSセルライブラリを用いたパターン面積の縮小効果の検討(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 独立したゲートを持つダブルゲートトランジスタを用いたシステムLSIの新レイアウト設計法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 独立したゲートを持つスタック型3次元トランジスタを用いたシステムLSIの高密度設計法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 独立したゲートを持つスタック型3次元トランジスタを用いたシステムLSIの高密度設計法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 3次元型トランジスタFinFETを用いたDTMOS(FinFET型DTMOS)によるシステムLSIの高密度設計法 : パターン面積の縮小効果の見積もり(ナノエレクトロニクス,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 3次元型トランジスタFinFETによるLSIの高密度設計法 : CMOSセルライブラリを用いたパターン面積の縮小効果の検討(ナノエレクトロニクス,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 3次元型トランジスタFinFETを用いたDTMOS(FinFET型DTMOS)によるシステムLSIの高密度設計法 : パターン面積の縮小効果の見積もり(ナノエレクトロニクス, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 3次元型トランジスタFinFETによるLSIの高密度設計法 : CMOSセルライブラリを用いたパターン面積の縮小効果の検討(ナノエレクトロニクス, VLSI回路,デバイス技術(高速,低電圧,低消費電力))