難波 一輝 | 千葉大学大学院融合科学研究科
スポンサーリンク
概要
関連著者
-
難波 一輝
千葉大学大学院融合科学研究科
-
伊藤 秀男
千葉大学大学院融合科学研究科
-
加藤 健太郎
千葉大学大学院融合科学研究科
-
加藤 健太郎
信州大工
-
加藤 健太郎
東京大学 大学院 薬学系研究科
-
伊藤 秀男
千葉大学工学部
-
難波 一輝
千葉大学工学部情報画像工学科
-
北神 正人
千葉大学大学院融合科学研究科
-
北神 正人
千葉大 大学院融合科学研究科
-
池田 卓史
千葉大学大学院自然科学研究科
-
田辺 融
千葉大学大学院融合科学研究科
-
菅澤 正弘
千葉大学大学院融合科学研究科
-
北神 正人
千葉大学工学部
-
阮 双玉
千葉大学大学院融合科学研究科
-
中島 健吾
千葉大学大学院融合科学研究科
-
星野 大輔
千葉大学大学院自然科学研究科
-
姚 玉敏
千葉大学大学院自然科学研究科
-
赤川 慎人
千葉大学大学院融合科学研究科
-
湊 浩久
千葉大学工学部情報画像工学科
-
スリ スマンティヨ
千葉大学環境リモートセンシング研究センター
-
今野 宏
千葉大学大学院融合科学研究科
-
三浦 健宏
千葉大学大学院自然科学研究科
-
片多 昭裕
千葉大学大学院自然科学研究科
-
佐々木 陽一
千葉大学大学院 自然科学研究科
-
難波 一輝
千葉大学 工学部
-
伊藤 秀男
千葉大学 工学部
-
高橋 孝太
千葉大学大学院自然科学研究科
-
スマンティヨ ヨサファット
千葉大学環境リモートセンシング研究センター
-
大石 航志
千葉大学融合科学研究科
-
難波 一輝
千葉大学融合科学研究科
-
伊藤 秀男
千葉大学融合科学研究科
-
伊藤 秀男
千葉大学 大学院融合科学研究科
-
難波 一輝
千葉大学 大学院融合科学研究科
-
草間 拓真
千葉大学大学院融合科学研究科
-
張 文坡
千葉大学大学院融合科学研究科
-
崔 嘉
千葉大学大学院融合科学研究科
著作論文
- 差分によるVLSI回路の遅延測定(ディペンダブルコンピューティング)
- 差分によるVLSI回路の遅延測定
- 差分による遅延測定法の実行時間と面積の削減(遅延故障テスト,VLSI設計とテスト及び一般)
- ソフトエラー検出機能を有するBILBOレジスタ(ディペンダブル設計,デザインガイア2009-VLSI設計の新しい大地-)
- ソフトエラー検出機能を有するBILBOレジスタ (VLSI設計技術)
- インターネット利用システムにおけるIntegrityの定量的評価(安全性及び一般)
- 幅の広いエラーパルス検出機能を有する耐ソフトエラーFF(ディペンダブルコンピューティングシステム及び一般)
- 耐ソフトエラーラッチの検出不可能な固定故障の影響(ディペンダブルコンピューティングシステム及び一般)
- 幅の広いエラーパルス検出機能を有する耐ソフトエラーFF(ディペンダブルコンピューティングシステム及び一般)
- 耐ソフトエラーラッチの検出不可能な固定故障の影響(ディペンダブルコンピューティングシステム及び一般)
- D-10-4 SEU/SET対策FFを用いた遅延故障テスト容易化スキャン構造(D-10. ディペンダブルコンピューティング,一般セッション)
- 二線式論理を用いたFPGAのソフトエラーに対するフォールトセキュア性(フォールトセキュア・セキュリティ・2線2相回路のテスト,VLSI設計とテスト及び一般)
- インターネット利用遠隔システムの信頼性評価法(安全性及び一般)
- 遅延故障テスト容易化FF方式の下での縮退故障テストデータ圧縮法(テストと検証,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 遅延故障テスト容易化FF方式の下での縮退故障テストデータ圧縮法(テストと検証,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 遅延故障テスト容易化FF方式の下での縮退故障テストデータ圧縮法(テストと検証,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 遅延故障テスト容易化耐ソフトエラーラッチの設計(ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- 遅延故障テスト容易化耐ソフトエラーラッチの設計(ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- 情報家電間の親和性・競合性に基づく連携動作支援手法(HIP一般(2),顔・ジェスチャの認識・理解)
- 情報家電間の親和性・競合性に基づく連携動作支援手法(HIP一般(2),顔・ジェスチャの認識・理解)
- 粗粒度動的再構成可能デバイスのPE部テストのためのDFT(高信頼アルゴリズム,ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- 粗粒度動的再構成可能デバイスのPE部テストのためのDFT(高信頼アルゴリズム,ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- D-10-6 シュミットトリガ回路を用いたソフトエラーマスクラッチ(D-10.ディペンダブルコンピューティング,一般講演)
- D-10-12 ゲート内容量を考慮した遅延故障テスト
- ソフトエラー検出機能を有するBILBOレジスタ(ディペンダブル設計,デザインガイア2009-VLSI設計の新しい大地)
- 2枚のFPGAボードとPCを使用したUAV搭載CP-SAR画像処理システム(リコンフィギャラブル応用,デザインガイア2011-VLSI設計の新しい大地-)
- スキャンチェーンの再構成による千葉大スキャンテストデータ圧縮率向上手法(テスト設計1,デザインガイア2011-VLSI設計の新しい大地-)
- スキャンチェーンの再構成による千葉大スキャンテストデータ圧縮率向上手法(テスト設計1,デザインガイア2011-VLSI設計の新しい大地-)
- UAV搭載CP-SAR画像処理システムのVirtex-6 FPGAへの実装(リモートセンシング及び一般)
- D-10-2 DVMCを用いた2線式非同期回路に対する微小遅延測定(D-10.ディペンダブルコンピューティング)