原嶋 勝美 | 大阪工業大学 工学部
スポンサーリンク
概要
関連著者
-
原嶋 勝美
大阪工業大学 工学部
-
原嶋 勝美
大阪工業大学工学部電子情報通信工学科
-
久津輪 敏郎
大阪工業大学
-
久津輪 敏郎
大阪工業大学大学院
-
久津輪 敏郎
大阪工業大学 工学部
-
原嶋 勝美
大阪府立大学工学部
-
久津輪 敏郎
大阪工業大学工学部電子情報通信工学科
-
荒木 英夫
大阪工業大学大学院工学研究科
-
原嶋 勝美
大阪工業大学電子情報通信工学科
-
池永 誠
大阪工業大学工学部電子工学科
-
田中 久也
大阪工業大学大学院工学研究科:(現)ローム株式会社
-
池永 誠
大阪工業大学 工学部 電子工学科
-
本田 章人
大阪工業大学大学院工学研究科
-
本田 章人
大阪工業大学大学院工学研究科:(現)ローム株式会社
-
福永 邦雄
大阪府立大学大学院工学研究科電気・情報系専攻
-
福永 邦雄
大阪府立大学大学院工学研究科
-
藤本 祥平
大阪工業大学大学院工学研究科
-
星野 聖彰
大阪工業大学大学院 工学研究科 電気電子工学専攻
-
田嶋 宏規
大阪府立大学工学部
-
田嶋 宏規
阪府大
-
楠 直哉
大阪工業大学大学院
-
隅田 篤
大阪工業大学電子情報通信工学科
-
星野 聖彰
大阪工業大学 大学院 工学研究科
-
南 有紀
大阪工業大学 工学部
-
西谷 陽志
大阪工業大学工学部
-
乾 道孝
三菱電機マイコン機器ソフトウエア株式会社(MMS)第2事業部通信システム技術部通信システム第5課
-
椴山 徹
大阪工業大学大学院工学研究科
-
乾 道孝
大阪工業大学大学院工学研究科
-
貞方 健太郎
大阪工業大学大学院
-
松浦 大
大阪工業大学大学院工学研究科
-
高山 洋平
大阪工業大学大学院工学研究科
-
西口 彰夫
大阪工業大学
-
田中 優児
ユーザシステム
-
中村 文哉
大阪工業大学電子情報通信工学科
-
本多 正樹
大阪工業大学電子情報通信工学科
-
本岡 正規
大阪工業大学
-
原 徹太郎
大阪工業大学 電子情報通信工学科
-
田中 秀幸
大阪工業大学電子情報通信工学科
-
大滝 陽介
大阪工業大学 工学部
-
久津輪 俊郎
大阪工業大学 工学部
-
小西 忠男
大阪工業大学 工学部
-
名越 正人
大阪工業大学大学院
-
乾 道孝
北陸先端科学技術大学院大学
-
長谷川 雄一
大阪工業大学大学院工学研究科
-
中村 直樹
大阪工業大学工学部電子通信情報学科
-
杉井 文尊
大阪工業大学工学部電子通信情報学科
-
原嶋 勝美
大阪工業大学工学部電子通信情報学科
著作論文
- 演算誤差を考慮したループフォールデイングスケジューリング
- A-3-1 複雑な回路設計における音声入力の有効性に関する研究(A-3.VLSI設計技術,基礎・境界)
- 音声コミュニケーションによるハードウェア設計システム(VLSI設計技術とCAD)
- 音声コミュニケーションによるハードウェア設計システム
- A-3-15 ニューロンMOS多値可変論理回路の提案(A-3. VLSI設計技術, 基礎・境界)
- A-3-14 音声入力技術を用いたハードウェア設計システム(A-3. VLSI設計技術, 基礎・境界)
- F-046 マルチエージェントシステムを用いた貨幣システムの考察(F.人工知能)
- A-3-20 モジュール数を考慮した3次元配置手法(A-3. VLSI設計技術)
- SoCデバイスのハードウェア・ソフトウェア協調設計に適した論理検証手法
- 組込み制御を対象としたFPGAによるマルチプロセッサの実装と評価
- FPGAによる組込み制御を目的としたプロセッサシステムの改良(コデザイン及びアーキテクチャ)
- FPGAによる組込み制御を目的としたプロセッサシステムの改良(コデザイン及びアーキテクチャ)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- FPGAによる組込み制御を目的としたプロセッサシステムの改良(コデザイン及びアーキテクチャ)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- FPGAによる組込み制御を目的としたプロセッサシステムの改良(コデザイン及びアーキテクチャ)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- FPGAによる組込み制御を目的としたプロセッサシステムの改良
- FPGAによる組込み制御を目的としたプロセッサシステムの実装と評価(システムLSIのための先進アーキテクチャ論文)
- A-3-4 タスクフローグラフに対するマルチプロセッサ並列化スケジューリング
- FPGAによる組込み制御を目的としたプロセッサシステムの実装と評価
- FPGAによる組込み制御を目的としたプロセッサシステムの実装と評価
- FPGAによる組込み制御を目的としたプロセッサシステムの実装と評価
- A-3-16 音声認識によるハードウェア設計の試み
- A-3-29 動的再構成可能FPGAのためのパイプラインスケジューリング手法
- ループフォールディングスケジューリングにおけるレジスタ間データ転送コストの最小化
- ループフォールディングスケジューリングにおけるレジスタ間データ転送コストの最小化
- D-8-20 自律行動の融合による協調システム(D-8. 人工知能と知識処理,一般セッション)
- D-8-21 エージェントの自律行動によるパッキング問題の解法(D-8. 人工知能と知識処理,一般セッション)
- D-8-3 騎馬戦モデルを用いた階層化組織の検証(D-8. 人工知能と知識処理,一般セッション)
- D-8-2 エージェントによる最短経路探索(D-8. 人工知能と知識処理,一般セッション)
- A-3-1 遺伝的アルゴリズムを適用したO-Treeによる効率的パッキング手法(A-3. VLSI設計技術,一般セッション)
- F-019 マルチエージェントによる学習効果の考察(F分野:人工知能・ゲーム)
- D-8-20 マルチエージェントによる学習効果の考察(D-8.人工知能と知識処理,一般講演)
- A-3-21 クラスタ成長法による力学モデル3次元配置の最適化(A-3.VLSI設計技術,一般講演)
- A-3-18 配線長を考慮した効率的なパッキング手法
- 条件分岐を考慮したパイプラインスケジューリング手法
- 条件分岐を考慮したパイプラインスケジューリング手法
- 条件分岐を考慮したパイプラインスケジューリング手法
- 条件分岐を考慮したパイプラインスケジューリング手法
- LSIモジュール配置問題における自動配置手法
- A-3-18 回路素子の配置位置を考慮したアロケーション
- D-8-10 幸福度への貯蓄率の影響に関するマルチエージェントシミュレーション(D-8.人工知能と知識処理,一般セッション)
- D-8-18 有効な交渉戦略のためのマルチエージェントシミュレーション(D-8.人工知能と知識処理)