越智 裕之 | 広島市立大学
スポンサーリンク
概要
関連著者
-
越智 裕之
広島市立大学
-
越智 裕之
広島市立大学 情報科学部
-
越智 裕之
広島市立大学情報科学部情報工学科
-
津田 孝夫
広島市立大学情報科学部
-
津田 孝夫
広島市立大学情報科学部情報工学科
-
河野 陽一
広島市立大学情報科学部情報工学科
-
北浦 直樹
広島市立大学情報科学部情報工学科
-
弘中 哲夫
広島市立大学大学院情報科学研究科情報工学専攻
-
森江 隆
広島大学工学部
-
田村 淳
広島市立大学情報科学部
-
山品 正勝
日本電気(株) マイクロエレクトロニクス研究所
-
山品 正勝
日本電気(株)シリコンシステム研究所
-
廉田 浩
松下電器産業(株)半導体開発本部
-
樋口 光雄
富士通(株)電子デバイス事業推進本部
-
久我 守弘
熊本大学工学部
-
小林 和淑
京都大学情報学研究科
-
弘中 哲夫
広島市立大学情報科学部
-
弘中 哲夫
広島市立大学
-
城本 正尋
広島市立大学大学院情報科学研究科
-
鈴木 達也
広島市立大学情報科学部情報工学科
-
松永 清香
広島市立大学情報科学部情報工学科
-
井上 哲也
広島市立大学情報科学部
-
片山 哲志
広島市立大学情報科学部情報工学科
-
山品 正勝
日本電気(株)
-
廉田 浩
松下電器産業
-
城本 正尋
広島市立大学情報科学部情報工学科
-
小林 和淑
京都工芸繊維大学工芸科学研究科
-
床 賢紀
広島市立大学情報科学部
-
森江 隆
広島大学 工学部
-
久我 守弘
熊本大学 工学部
-
小林 和淑
京都大学 情報学研究科
-
久我 守弘
熊本大学 大学院 自然科学研究科
著作論文
- パネル討論 : 大学および企業における設計者教育 : 大学が目指す教育, 企業が望む教育
- パネル討論:大学および企業における設計者教育 : 大学が目指す教育, 企業が望む教育
- パネル討論 : 大学および企業における設計者教育 : 大学が目指す教育, 企業が望む教育
- FPAccAアーキテクチャへのラジオシティ法の実装と評価(FPGAとその応用及び一般)
- FPAccAアーキテクチャへのラジオシティ法の実装と評価(FPGAとその応用及び一般)
- FPAccAアーキテクチャへのラジオシティ法の実装と評価(FPGAとその応用及び一般)
- DRCルールファイルからの設計規則抽出とその可視化
- 兎・亀プロセッサの切替えによる低消費エネルギー化の提案(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 兎・亀プロセッサの切替えによる低消費エネルギー化の提案(システムオンシリコン設計技術並びにこれを活用したVLSI)
- IEEE754準拠単精度浮動小数点除算器IPライブラリの開発
- IEEE754準拠単精度浮動小数点除算器IPライブラリの開発
- IEEE754準拠単精度浮動小数点除算器IPライブラリの開発
- DRCルールファイルからの設計規則抽出とその可視化
- DRCルールファイルからの設計規則抽出とその可視化
- DRCルールファイルからの設計規則抽出とその可視化
- 乗算器のBoothリコーダの回路方式について
- 乗算器のBoothリコーダの回路方式について
- 乗算器のBoothリコーダの回路方式について
- FPAccA model 2.0チップの設計 : 再構成可能な浮動小数点演算器アレイ
- FPAccA model 2.0チップの設計 : 再構成可能な浮動小数点演算器アレイ
- 一般二分決定グラフの生成法
- 一般二分決定グラフの生成法
- BDDパッケージの動的変数順序づけの並列化
- BDDパッケージの動的変数順序づけの並列化
- FPAccA model 2.0チップの設計 : 再構成可能な浮動小数点演算器アレイ
- 一般二分決定グラフの生成法
- FPAccA:フィールドプログラマブルアキュムレータアレイ : FPAccA model 1.0チップの設計と評価 (電子システムの設計技術と設計自動化)
- PA-2-7 VLSI設計のための望ましいCADツール
- ハードウェアエンジンとしてFPGAを利用した消費電力シミュレーション
- 符号化したMRCFによるAND-EXOR論理式の厳密最小化
- 枝刈り機能付きBDDパッケージとその応用
- FPAA : フィールドプログラマブルアキュムレータアレイ