津田 孝夫 | 広島市立大学情報科学部情報工学科
スポンサーリンク
概要
関連著者
-
津田 孝夫
広島市立大学情報科学部
-
越智 裕之
広島市立大学情報科学部情報工学科
-
津田 孝夫
広島市立大学情報科学部情報工学科
-
越智 裕之
広島市立大学 情報科学部
-
越智 裕之
広島市立大学
-
河野 陽一
広島市立大学情報科学部情報工学科
-
北浦 直樹
広島市立大学情報科学部情報工学科
-
城本 正尋
広島市立大学大学院情報科学研究科
-
鈴木 達也
広島市立大学情報科学部情報工学科
-
松永 清香
広島市立大学情報科学部情報工学科
-
片山 哲志
広島市立大学情報科学部情報工学科
-
城本 正尋
広島市立大学情報科学部情報工学科
-
田村 淳
広島市立大学情報科学部
-
井上 哲也
広島市立大学情報科学部
-
越智 裕之
京都大学大学院情報学研究科
-
床 賢紀
広島市立大学情報科学部
-
越智 裕之
京都大学大学院 情報学研究科 通信情報システム専攻
著作論文
- 微細テクノロジ向けDRCルールファイルからの設計規則抽出とその可視化(レイアウト設計検証, システムLSIの設計技術と設計自動化)
- FPAccAアーキテクチャへのラジオシティ法の実装と評価(FPGAとその応用及び一般)
- FPAccAアーキテクチャへのラジオシティ法の実装と評価(FPGAとその応用及び一般)
- FPAccAアーキテクチャへのラジオシティ法の実装と評価(FPGAとその応用及び一般)
- DRCルールファイルからの設計規則抽出とその可視化
- 兎・亀プロセッサの切替えによる低消費エネルギー化の提案(システムオンシリコン設計技術並びにこれを活用したVLSI)
- IEEE754準拠単精度浮動小数点除算器IPライブラリの開発
- IEEE754準拠単精度浮動小数点除算器IPライブラリの開発
- IEEE754準拠単精度浮動小数点除算器IPライブラリの開発
- DRCルールファイルからの設計規則抽出とその可視化
- DRCルールファイルからの設計規則抽出とその可視化
- DRCルールファイルからの設計規則抽出とその可視化
- 乗算器のBoothリコーダの回路方式について
- 乗算器のBoothリコーダの回路方式について
- FPAccA model 2.0チップの設計 : 再構成可能な浮動小数点演算器アレイ
- FPAccA model 2.0チップの設計 : 再構成可能な浮動小数点演算器アレイ
- 一般二分決定グラフの生成法
- 一般二分決定グラフの生成法
- FPAccA model 2.0チップの設計 : 再構成可能な浮動小数点演算器アレイ
- 一般二分決定グラフの生成法