ウィシディスーリヤ ハシタ | 東北大学大学院情報科学研究科
スポンサーリンク
概要
関連著者
-
ウィシディスーリヤ ハシタ
東北大学大学院情報科学研究科
-
張山 昌論
東北大学大学院情報科学研究科
-
亀山 充隆
東北大学大学院情報科学研究科
-
ウィシディスーリヤ ハシタムトゥマラ
東北大学大学院情報科学研究科
-
張山 昌論
東北大学大学院
-
張山 昌輪
東北大学大学院情報科学研究科
-
ウィシディスーリヤ ハシタ
東北大学大学院
-
亀山 充隆
東北大学大学院情報科学研究科情報基礎科学専攻
-
松田 岳久
東北大学大学院情報科学研究科
-
奥村 大輔
東北大学大学院情報科学研究科
-
大林 洋介
東北大学大学院情報科学研究科
-
武井 康浩
東北大学大学院情報科学研究科
-
内山 邦男
株式会社日立製作所
-
平松 義崇
(株)日立製作所中央研究所
-
平松 義崇
株式会社日立製作所中央研究所
-
内山 邦男
(株)日立製作所研究開発本部
-
野尻 徹
株式会社日立製作所
-
田胡 匡基
東北大学大学院情報科学研究科
-
張山 目論
東北大学大学院情報科学研究科
-
平田 章
東北大学大学院情報科学研究科
-
内山 邦男
株式会社日立製作所中央研究所
-
野尻 徹
株式会社日立製作所中央研究所
著作論文
- マルチメディア応用ヘテロジニアスマルチコアアーキテクチャの評価(組込みシステムプラットフォーム)
- 相互結合網簡単化を考慮した遺伝的アルゴリズムに基づく電源・しきい値電圧割当(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- マルチメディア応用ヘテロジニアスマルチコアアーキテクチャの評価(組込みシステムプラットフォーム)
- マルチメディア応用ヘテロジニアスマルチコアアーキテクチャの評価(組込みシステムプラットフォーム)
- C-017 GPUを用いた画像処理の並列プログラミング(ハードウェア・アーキテクチャ,一般論文)
- 相互結合網簡単化を考慮した遺伝的アルゴリズムに基づく電源・しきい値電圧割当(低消費電力化技術(2),集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- C-033 マルチメディア応用ヘテロジニアスマルチコアアーキテクチャのための最適メモリアロケーション(ハードウェア・アーキテクチャ,一般論文)
- マルチプルアライメントによるヘテロジニアスマルチコアプロセッサでのブロックマッチング高速化(マルチコア,集積回路とアーキテクチャの協創〜3次元集積回路技術とアーキテクチャ〜)
- 動的再構成可能アクセラレータを有するヘテロジニアスマルチコアプロセッサのためのデータ転送最小化指向メモリアロケーション(プロセッサ,DSP,画像処理技術及び一般)
- MIMD演算器アレイ型動的再構成可能アクセラレータを有するヘテロジニアスマルチコアプロセッサのFPGAプラットフォーム(プロセッサ,DSP,画像処理技術及び一般)
- 動的再構成可能アクセラレータを有するヘテロジニアスマルチコアプロセッサのためのデータ転送最小化指向メモリアロケーション(プロセッサ,DSP,画像処理技術及び一般)
- MIMD演算器アレイ型動的再構成可能アクセラレータを有するヘテロジニアスマルチコアプロセッサのFPGAプラットフォーム(プロセッサ,DSP,画像処理技術及び一般)
- 動的再構成可能アクセラレータを有するヘテロジニアスマルチコアプロセッサのためのデータ転送最小化指向メモリアロケーション(プロセッサ,DSP,画像処理技術及び一般)
- MIMD演算器アレイ型動的再構成可能アクセラレータを有するヘテロジニアスマルチコアプロセッサのFPGAプラットフォーム(プロセッサ,DSP,画像処理技術及び一般)
- スーパーノード表現に基づくCDFG構造とスケジュールの同時最適化(プロセッサ,DSP,画像処理技術及び一般)