ニューロンCMOSインバータを用いたフラッシュ型AD変換器
スポンサーリンク
概要
- 論文の詳細を見る
本論文では,アナログコンパレータの代わりにニューロンCMOSインバータを用いたフラッシュ型AD変換器を提案している.提案回路は,ニューロンCMOSインバータの可変閾電圧特性を利用して電圧レベルの判定を行っているため基準電圧生成部が不要である.
- 2013-12-01
著者
-
藤本 邦昭
東海大学産業工学部電子知能システム工学科
-
吉田 正廣
東海大学大学院工学研究科
-
吉田 正廣
東海大学大学院情報通信学研究科
-
佐藤 祥輝
東海大学大学院情報通信学研究科
-
原田 裕二郎
東海大学産業工学部
-
藤本 邦昭
東海大学産業工学部
関連論文
- ニューロンCMOSインバータを用いた高速NAND型CAM
- ニューロンCMOS型多入力NAND/NOR可変論理回路の遅延時間特性
- 両電源及び単電源仕様演算増幅器に対応するクランプ回路を有する微分形動作単安定マルチバイブレータ
- 演算増幅器とCMOS論理ゲートによる微分形動作無安定マルチバイブレータに関する一考察
- EX-OR/EX-NORゲートによる積分形動作無安定マルチバイブレータの一提案
- C-12-5 ニューロンCMOSインバータを用いた低消費電力CAM(C-12.集積回路,一般セッション)
- 多相クロック分周器に基づく低ジッタ特性の分周比可変型ディジタルPLL
- 位相状態記憶制御とダブルクロックエッジ検出に基づく分周比可変型ディジタルPLL
- A-1-22 多相クロックを入力とする分周回路の一提案(A-1.回路とシステム,一般講演)
- NAND RS-FFとブートストラップ回路による降下モード形電圧制御発振器に関する一検討
- ブートストラップ回路とシュミットトリガ回路からなる電圧制御発振器の一検討
- A-1-12 アナログ・ディジタル混在型PLLの一検討(A-1. 回路とシステム)
- ファジィ推論を応用したPLLの設計試作に関する研究(3)
- 分周比可変方式による広帯域全ディジタルPLL(通信デバイス・回路)
- ファジィ推論を応用したPLLの設計試作に関する研究(2)
- ファジィ推論を応用したPLLの設計試作に関する研究
- クロックカウント型周波数検出器を用いたリセット方式高速引込みPLL
- 周波数差を利用したリセット方式高速引込みPLLに関する一提案
- 非整数分周器を用いた周波数逓倍型ディジタルPLLに関する一提案
- 高齢化社会に対応した低コストホームオートメーションシステムに関する研究
- パルス数カウント方式による高速引込み・広同期範囲全ディジタルFLL
- 多値論理における環和展開の効率的な方法
- パルス数カウント方式による全ディジタルFLLの一検討
- A-1-55 パルス数カウント方式ディジタルPLLの一検討
- 半クロック動作T/H開路を用いた循環型A-D変換器に関する一提案
- SC無安定マルチバイブレータに基づく同期ループに関する一提案
- RS-FFに基づくCMOS NAND/NORマルチバイブレータに関する一提案
- SI積分回路を応用したパルス列演算回路に関する一提案
- パルス数カウント方式によるディジタル同期ループに関する一提案
- SC回路を応用したパルス列に基づく乗算回路の一提案
- スイッチトキャパシタを応用したパルス数演算回路に関する一提案
- スイッチトキャパシタを用いたノイズレスDC-ACコンバータに関する一提案
- 原始根のべき乗を用いた剰余数系におけるスケーリング法とその応用
- LON(ロ-カルオペレ-ティングネットワ-ク)を用いた制御システムに関する研究
- SCブートストラップ形単安定マルチバイブレータを用いたm倍パルス数発生回路とその応用
- ブートストラップ形無安定マルチバイブレータに基づく電圧制御発振器に関する一提案
- 広帯域特性を有する分周比可変型全ディジタルPLL
- C-12-38 ニューロンCMOSインバータを用いたNAND型CAM(C-12.集積回路,一般セッション)
- ハミング距離検索機能付きCAROMの構成とその照合特性
- 演算増幅器とCMOS論理ゲートによる微分形動作無安定マルチバイブレータに関する一考察
- ニューロンMOSインバータを用いたハミング距離検出回路の消費電力特性
- ニューロンMOSインバータを用いたハミング距離検出回路の提案
- C-12-16 ニューロンMOSインバータを用いたハミング距離検出回路の提案(C-12.集積回路C(アナログ),一般講演)
- 2段ニューロンMOSインバータからなる多入力可変論理回路の提案
- ハミング距離検索機能を有する低消費電力CAROMのレイアウト設計とその動作特性
- C-12-11 ニューロンMOSインバータを用いたn入力可変論理回路の構成法(C-12.集積回路B(ディジタル),エレクトロニクス2)
- ハミング距離検索機能を有する低消費電力CAROMの提案
- ニューロンMOSトランジスタを用いたハミング距離検出回路の提案
- ニューロンMOSトランジスタを用いた単一出力端子を有する可変論理回路の提案
- 大きなノイズマージンを有するハミング距離検索機能付き内容照合メモリ(CAM)の構成法とその照合特性(通信(コミュニケーション)工学特集)
- C-12-6 全加算機能を有する可変論理回路の構成
- ニューロンMOSトランジスタを用いた可変論理回路の提案
- C-12-25 ハミング距離検索可能な3値CAMの照合特性
- C-12-9 高い周波数応答特性を有する低消費電力降圧回路
- ハミング距離検索機能を有する高密度CAMの提案とその照合特性 (電子情報学部設立記念号)
- C-12-35 ハミング距離検索機能を有するCAMの照合特性
- C-12-10 電圧変動率の低減化を図った低消費電力降圧回路
- ハミング距離検索機能を有するCMROMの照合特性
- 大出力電流供給可能な低消費電力降圧回路
- ハミング距離検索機能を有する3値CMROM
- ラムダダイオードを用いた3値CAMセル
- ラムダダイオードを用いた3値CAMセル
- ラムダダイオードを用いた3値CAMセルの検討
- 高電圧発生用ダブルチャージポンプ回路
- ラムダダイオードを用いた3値CAMセルの照合特性
- 変型CMOSダブルチャージポンプ回路の出力特性
- 基板バイアス電圧発生用高効率CMOSダブルチャージポンプ回路
- 基板バイアス電圧発生のためのCMOSチャージポンプ回路
- CMOSチャージポンプ回路の動作特性
- 3値MCPゲートを用いた3値論理回路の一構成
- NI, NANDおよびCYCゲートを用いた3値順序回路の一構成
- 多値論理関数の一構成
- 3値論理回路の一構成法
- 多値論理関数を単調分解する一手法
- CMOS3値サイクリング回路と3値D-ラッチ回路
- 4値2段負ゲート回路網の構成法とその故障検出
- C-12-8 多入力NAND/NOR可変論理回路の遅延時間特性(デジタル回路,C-12.集積回路,一般セッション)
- チョッパコンパレータを用いたLTPS-TFT向けDC-DCコンバータ
- 積分形動作によるCMOS-XOR/XNORゲートの単安定マルチバイブレータ
- FPGAを用いた集積回路設計教育システムの開発ならびに大人数を対象とする集積回路設計教育カリキュラムの検討
- 低電圧で自起動可能な微分形動作のCMOS-XOR/XNOR無安定マルチバイブレータ
- 自起動可能なCMOS-XOR/XNOR積分形無安定マルチバイブレータ
- CMOS-XOR/XNORゲートに基づく微分形動作の単安定マルチバイブレータに関する一提案
- ニューロンCMOSインバータを用いたフラッシュ型AD変換器