光走行時間法を用いた形状計測における背景光抑圧特性及び測距精度の評価(イメージセンサ,カメラ信号処理,画像評価関連技術,及び2012コンピュータエレメントワークショップ関連報告)
スポンサーリンク
概要
- 論文の詳細を見る
本研究は光走行時間法を用いた形状計測における背景光抑圧特性及び測距精度の評価において、代表的な光走行時間法形状計測に使うスマートイメージセンサーに関する背景光抑圧特性及び測距精度に影響する要素を考慮した分析を基づく、背景光抑圧特性及び測距精度の評価方法を提案する。提案する方法の有効性を検討し、研究結果が提案する方法の有効性を示した。
- 2012-09-21
著者
関連論文
- スキューを用いた高精度の光位置センサー(高機能イメージセンシングとその応用)
- A-1-11 低EMI自己同期高速伝送インターフェイス(A-1.回路とシステム,一般講演)
- 適応型コード帳符号化を用いた低消費電力チップインタフェース
- 適応型コード帳符号化を用いた低消費電力チップインタフェース
- 適応型コード帳符号化を用いた低消費電力チップインタフェース
- 低消費電力チップインタフェースのための適応型コード帳符号化方式
- 動的コード帳符号化によるチップインタフェースにおける消費電力削減手法の検討
- 動的コード帳符号化によるチップインタフェースにおける消費電力削減手法の検討
- 動的コード帳符号化によるチップインタフェースにおける消費電力削減手法の検討
- 低消費電力マイクロプロセッサにおけるマルチプレクサ方式とバス方式の比較検討
- 低電力マイクロプロセッサにおけるマルチプレクサ方式とバス方式の比較検討
- 伝達関数を用いた電源電圧変動の計算手法
- 伝達関数を用いた電源電圧変動の計算手法
- VLSI配線におけるインダクタンス抽出方法の提案とそれを用いた回路評価
- VLSI配線におけるインダクタンス抽出方法の提案とそれを用いた回路評価
- VLSI配線のインダクタンス計算における計算量の新しい削減方法
- A-3-3 カラーCMOSイメージセンサのための多層配線層における光透過特性の解析(A-3.VLSI設計技術,一般セッション)
- センサ面上における高速行並列ポジション検出の1実現手法
- 4進木スキャン機能を有するスマートセンサ(イメージセンシング技術)
- 階層アクセスパスによる高速イメージセンサの実現
- 同期終了検出型加算器を用いた疑似非同期式マイクロプロセッサの設計
- A-3-17 CMOSイメージセンサの多層配線層による光減衰の解析(A-3.VLSI設計技術,一般講演)
- VLSI設計・試作パイロットプロジェクト : VerilogHDLによるVLSI設計
- VLSIの高密度バス配線における低結合信号を用いた低消費電力化
- VLSIの高密度バス配線における低結合信号を用いた低消費電力化
- 時間多重構造光を用いた3次元レンジマップ取得のためのCMOSイメージセンサ(携帯電話用カメラ,デジタルスチルカメラ,ビデオカメラ(ハイビジョン)とそのためのイメージセンサ,モジュール)
- 2E-8 SPFDを用いた遅延時間削減を目的とするスタンダードセルICの部分的論理再合成
- スマートイメージセンサーを用いた形状計測における背景光抑圧特性及び測距精度の評価(固体撮像技術および一般)
- Evaluation of Background Light Suppression Characteristic and Range Finding Accuracy for Time-of-Flight Image Sensors (情報センシング)
- 光走行時間法を用いた形状計測における背景光抑圧特性及び測距精度の評価(イメージセンサ,カメラ信号処理,画像評価関連技術,及び2012コンピュータエレメントワークショップ関連報告)
- ロバストな3次元取得システムのためのCMOSイメージセンサの設計(イメージセンサ,カメラ信号処理,画像評価関連技術,及び2012コンピュータエレメントワークショップ関連報告)
- IISW報告 : 構造光を用いた3次元形状取得のためのピクセル内背景光抑圧及び周波数・位相検出機能を有するCMOSイメージセンサ(イメージセンサ,カメラ信号処理,画像評価関連技術,及び2013IISWとVLSIシンポジウムからの発表報告)
- ロバストな3次元取得システムのためのCMOSイメージセンサの設計