組込みシステム向けリアルタイム性能シミュレーション
スポンサーリンク
概要
- 論文の詳細を見る
組込みシステムが複雑化して,マルチコア構成も一般的となっている現況では、各 CPU コアの機能・性能・電力等のシミュレーション処理について,より高い処理速度と処理精度を実現することが要求されている。機能シミュレーションについては、ホストコード実行時に動的変換を行う JIT コンパイル方式が主流となっている。しかし性能・電力のシミュレーションについては対応が遅れている。本論文では、JIT コンパイル方式の性能・電力のシミュレーションを精度を犠牲にせずに高速実行する手法を提案する。
- 2011-03-11
著者
関連論文
- Boolean Relationからの多段論理回路の合成
- チャネル境界上の端子位置決定法
- Rectangular Dualに基づくマクロセル配置手法
- 組込みシステム向けリアルタイム性能シミュレーション (ディペンダブルコンピューティング)
- 組込みシステム向けリアルタイム性能シミュレーション (コンピュータシステム)
- MP3デコーダの消費電力の見積もりに関する考察
- MP3デコーダの消費電力の見積もりに関する考察(低消費)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- MP3デコーダの消費電力の見積もりに関する考察(低消費)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- MP3デコーダの消費電力の見積もりに関する考察(低消費)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- MP3デコーダの消費電力の見積もりに関する考察(低消費)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 組込みシステム向けリアルタイム性能シミュレーション
- 組込みシステム向けリアルタイム性能シミュレーション
- 複数クロックを考慮したタイミング制約生成手法
- 複数クロックを考慮したタイミング制約生成手法
- ネットワークフローアルゴリズムを用いた遅延改善手法
- ネットワークフローアルゴリズムを用いた遅延改善手法
- ネットワークフローアルゴリズムを用いた遅延改善手法
- パフォーマンス指向論理合成技術 (特集 電子機器・LSI設計CAD)
- パスマッピングを用いたテクノロジ非依存回路の遅延評価法
- ゲートサイジングによる回路の最適化
- レイアウト情報を利用した論理合成
- 情報科学・工学,私はこう考える : 電気系 CAD, 私はこう考える