B-7-45 中継時間補正付き時刻同期方式の提案(B-7.情報ネットワーク,一般セッション)
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 2011-02-28
著者
-
尾形 幸亮
三菱電機株式会社情報技術総合研究所
-
市岡 怜也
三菱電機株式会社情報技術総合研究所リアルタイムプラットフォーム技術部
-
市岡 怜也
三菱電機株式会社情報技術総合研究所
-
飯田 隆義
三菱電機株式会社情報技術総合研究所
-
尾形 幸亮
三菱電機株式会社 情報技術総合研究所
-
市岡 怜也
三菱電機株式会社 情報技術総合研究所 組み込みネットワークシステム技術部
関連論文
- B-7-44 FAネットワーク向け高速通信方式(B-7.情報ネットワーク,一般セッション)
- D-10-1 RAM診断手法Abrahamの評価(D-10.ディペンダブルコンピューティング,一般セッション)
- B-6-42 スイッチングハブ検出方式の検討(B-6.ネットワークシステム,一般セッション)
- 1A-5 FAネットワークにおけるマスタ内データ処理高速化方式(計算機アーキテクチャ,一般セッション,アーキテクチャ,情報処理学会創立50周年記念)
- 高精度時刻同期手法を用いた振動発生源の検出(アプリケーション品質,モバイルP2P,ユビキタスネットワーク,アドホックネットワーク,センサネットワーク,一般)
- 高精度時刻同期手法を用いた振動発生源の検出(アプリケーション品質,モバイルP2P,ユビキタスネットワーク,アドホックネットワーク,センサネットワーク,一般)
- B-20-32 センサネットワークの遠隔保守における重要度に基く故障指摘手法(B-20. ユビキタス・センサネットワーク,一般セッション)
- B-7-84 無線ネットワークにおける特定端末の選択手法(B-7.情報ネットワーク,一般講演)
- A-21-30 センサネットワークにおける参入先ネットワークの特定手法(A-21.センサネットワーク,一般講演)
- A-21-29 無線センサネットワーク設置に関する検討(A-21.センサネットワーク,一般講演)
- ALU Cascadingを行う動的命令スケジューラ(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- ALU Cascadingを行う動的命令スケジューラ(低消費電力化技術(2),集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- FPGAのチップ内ばらつきを利用した再配置による高速化の検討(リコンフィギャラブルシステム,一般)
- ばらつきを利用し補償するための再構成可能回路(システムオンシリコン設計技術並びにこれを活用したVLSI)
- D-6-1 産業機器向けバスアクセス高速化方式(D-6.コンピュータシステムA(アーキテクチャ),一般セッション)
- D-10-6 ソフトウェアによる時分割処理可能なRAM診断手法の検討(D-10.ディペンダブルコンピューティング,一般セッション)
- ばらつきを利用し補償するための再構成可能回路(システムオンシリコン設計技術並びにこれを活用したVLSI)
- B-7-46 遅延計測並行化による高速高精度時刻同期技術(B-7.情報ネットワーク,一般セッション)
- B-7-45 中継時間補正付き時刻同期方式の提案(B-7.情報ネットワーク,一般セッション)
- B-6-41 中継通信向けのパケットエラー通知方式(B-6.ネットワークシステム,一般セッション)
- ソフトウェアによる時分割処理可能なRAM診断手法
- ソフトウェアによる時分割処理可能なRAM診断手法
- B-6-72 産業機器向けマルチネットワーク対応技術(B-6.ネットワークシステム,一般セッション)
- S/Wアシスト不要な時刻同期FPGA(端末アプリケーション)
- ソフトウェアによる時分割処理可能なRAM診断手法(ディペンダビリティと評価,組込み技術とネットワークに関するワークショップETNET2012)
- ソフトウェアによる時分割処理可能なRAM診断手法(ディペンダビリティと評価,組込み技術とネットワークに関するワークショップETNET2012)
- B-6-52 中継装置を利用したバス型ネットワークの冗長化システムの提案(B-6. ネットワークシステム,一般セッション)