タイミングを考慮したハードウェア/ソフトウェア分割手法の評価(システム設計,デザインガイア2009-VLSI設計の新しい大地-)
スポンサーリンク
概要
- 論文の詳細を見る
システムレベル設計においては、ハードウェア/ソフトウェアの最適な分割が重要な課題である。従来では、分割を行う際にソフトウェアの実行サイクルを推定した分割を行うのが困難であった。本研究では、C記述をベースとしてソフトウェアの実行サイクル数を考慮したハードウェア/ソフトウェア分割およびソフトウェアの並列化を効率的にする手法を提案した。本手法を、暗号化アルゴリズムAESに適用した結果、ボトルネック部分のソフトウェアの並列化を行うことにより実行サイクルを約6割に削減することができた。
- 社団法人電子情報通信学会の論文
- 2009-11-25
著者
関連論文
- ソフトウェア並列化を考慮したハードウェア/ソフトウェア分割手法の評価 (リコンフィギャラブルシステム)
- ソフトウェア並列化を考慮したハードウェア/ソフトウェア分割手法の評価 (コンピュータシステム)
- ソフトウェア並列化を考慮したハードウェア/ソフトウェア分割手法の評価(開発環境,FPGA応用及び一般)
- ソフトウェア並列化を考慮したハードウェア/ソフトウェア分割手法の評価(開発環境,FPGA応用及び一般)
- ソフトウェア並列化を考慮したハードウェア/ソフトウェア分割手法の評価(開発環境,FPGA応用及び一般)
- 論理回路レべルにおけるクロストークによる遅延変動の推定方法(ディペンダブル設計,FPGA応用及び一般)
- 論理回路レベルにおけるクロストークによる遅延変動の推定方法(ディペンダブル設計,FPGA応用及び一般)
- 論理回路レベルにおけるクロストークによる遅延変動の推定方法(ディペンダブル設計,FPGA応用及び一般)
- アーキテクチャ性能評価のための動作記述の検討
- クロストークによる遅延変動を考慮した論理シミュレーション(物理設計,デザインガイア2009-VLSI設計の新しい大地)
- クロストークによる遅延変動を考慮した論理シミュレーション(物理設計,デザインガイア2009-VLSI設計の新しい大地-)
- ソフトマクロ生成を用いた信号処理データパス設計手法
- タイミングを考慮したハードウェア/ソフトウェア分割手法の評価(システム設計,デザインガイア2009-VLSI設計の新しい大地)
- タイミングを考慮したハードウェア/ソフトウェア分割手法の評価(システム設計,デザインガイア2009-VLSI設計の新しい大地-)
- ソフトウェア並列化を考慮したハードウェア/ソフトウェア分割手法の評価