大規模ダイナミック光再構成型ゲートアレイVLSIの評価(光・電子デバイス実装,デバイス技術,及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
近年,様々な高速再構成可能なデバイスが開発されている.そのような中で我々は光を使い2次元的に再構成可能な光再構成型ゲートアレイの研究を進めている.このデバイスでは,動的再構成を行う事により仮想的に大規模なゲートアレイを実現し,回路資源の使用効率を極限にまで高めることができる.本稿では,現在,光再構成型ゲートアレイとして世界最大規模である1万ゲートのダイナミック光再構成型ゲートアレイVLSIチップの評価結果について報告する.
- 2008-08-21
著者
関連論文
- 光再構成型ゲートアレイの組み立て誤差補正手法
- 光再構成型ゲートアレイにおけるMEMSアドレッシング技術 (リコンフィギャラブルシステム)
- アナログコンテキストを用いた光再構成の最適化手法(信号処理,プロセッサ,DSP,画像処理技術及び一般)
- 銀塩ホログラムを用いたプログラマブル光再構成型ゲートアレイ (リコンフィギャラブルシステム)
- 大規模光再構成型ゲートアレイにおけるホログラムメモリの不良耐性(プロセス・デバイス・回路シミュレーション及び一般)
- 36コンテキストダイナミック光再構成型ゲートアレイ(光部品・電子デバイス実装技術,一般)
- 64コンテキストMEMS光再構成型ゲートアレイ (電子部品・材料)
- 差分光再構成手法に対する不良耐性 (画像工学)
- ディジタルミラーデバイスを用いた差分光再構成型ゲートアレイ(信号処理,プロセッサ,DSP,画像処理技術及び一般)
- プログラマブル光再構成型ゲートアレイのホログラム窓の影響解析(設計事例,デザインガイア2009-VLSI設計の新しい大地-)