6-7 低電圧駆動MUSE-LSIセットの開発 : 第2.5世代MUSE-LSIセット及び発局切り替え対応LSI
スポンサーリンク
概要
- 論文の詳細を見る
Development of a 2.5th generation MUSE chip set through reduction of operation voltage resulting in 50% reduction in power consumption, 40% reduction in cost, compatible to previous 2nd generation LSIs is described. Development of the input processing LSI which has variable number of frame pulse protection is also described.
- 社団法人映像情報メディア学会の論文
- 1994-07-26
著者
-
大坪 公太
株式会社富士通研究所
-
青木 哲雄
富士通株式会社
-
小檜山 清之
(株)富士通研究所 システムLSI開発研究所
-
小川 清隆
(株)富士通研究所
-
大坪 公太
(株)富士通研究所
-
高橋 秀長
(株)富士通研究所
-
小川 清隆
株式会社富士通研究所システムlsi開発研究所
-
高橋 秀長
富士通(株)電子デバイス事業本部
関連論文
- DVD向けMPEG2デコーダ統合LSIの開発
- ディペンダビリティとセキュリティ : デバイス、アーキテクチャ、ソフトウェア(ディペンダブルプロセッサ,ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- 素因数分解ハードウェアTWIRLの実現可能性に関する検討報告(II)
- 素因数分解ハードウェアTWIRLの実現可能性に関する検討報告(I)
- 素因数分解ハードウェアTWIRLの実現可能性に関する検討報告(II)
- 素因数分解ハードウェアTWIRLの実現可能性に関する検討報告(I)
- PDP動画像擬似輪郭の定量的評価方法の検討
- ディペンダビリティとセキュリティ : デバイス、アーキテクチャ、ソフトウェア(ディペンダブルプロセッサ,ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- 32Mbpsデータ放送対応ストリーム取込アーキテクチャの開発 : PC拡張ボードへの適用
- 6)EDTV-IIデコーダの試作([放送方式研究会画像処理・コンピュータビジョン研究会映像表現研究会画像通信システム研究会画像応用研究会]合同)
- EDTV-IIデコーダの試作 : 放送方式,画像処理・コンピュータビジョン,映像表現,画像通信システム,画像応用
- EDTV-IIデコーダの試作
- 16-8 第2世代MUSEデコーダLSIの開発 : 映像
- 1-10 1チップMUSEデコーダの開発
- 低電圧駆動MUSE-LSIセットの開発 : 第2.5世代MUSE-LSIセット
- 16-7 第2世代MUSEデコーダLSIの開発 : アーキテクチャー
- 23-11 EDTV-IIデコーダ評価用シミュレーションシステム
- 23-10 EDTV-IIデコーダの試作
- ストリームの記録・特殊再生に対応したMPEG2 MP@HL デコーダ LSI
- MPEG2 MP@HL対応ディジタルTV用システムLSIの開発
- MPEG2 MP@HL対応ディジタルTV用システムLSIの開発
- MPEG2MP@HL対応ディジタルTV用システムLSIの開発
- MPEG2MP@HL対応ディジタルTV用システムLSIの開発
- 特殊再生に対応したディジタルTV記録再生システム用MPEG2 HDTVビデオデコーダLSI
- 6-7 低電圧駆動MUSE-LSIセットの開発 : 第2.5世代MUSE-LSIセット及び発局切り替え対応LSI
- 1C-7 ディジタル放送用システムLSIの開発
- 23-3 MPEG-TS(デジタルビデオ/オーディオ)セキュリティ方式の開発