MPEG2 MP@HL対応ディジタルTV用システムLSIの開発
スポンサーリンク
概要
- 論文の詳細を見る
TSデコード、MPEG2ビデオデコード、フォーマット変換等を1チップ化したディジタルTV用システムLSIを開発した。本LSIは、固定タイムスロットメモリアクセス方式によりMP@HLシングルデコードの最悪条件でのデコード保証をする。また、デコード回路を時分割で使用することにより、MP@HLの4ch同時デコード・表示も可能である。更に、デコードと表示のフレーム同期処理を基本としたアーキテクチャを採用することにより、画像サイズ・フレームレートが変化した場合のシームレス表示やエラーコンシールメント処理等の高機能を実現した。
- 社団法人電子情報通信学会の論文
- 1999-10-29
著者
-
小檜山 清之
(株)富士通研究所 システムLSI開発研究所
-
渡部 康弘
(株)富士通研究所
-
乙部 幸男
(株)富士通研究所
-
高橋 秀長
(株)富士通研究所
-
吉富 耕治
富士通(株)電子デバイス事業本部
-
乙部 幸男
(株)富士通研究所システムlsi開発研究所
-
高橋 秀長
富士通(株)電子デバイス事業本部
-
吉富 耕治
(株)富士通研究所
関連論文
- ディペンダビリティとセキュリティ : デバイス、アーキテクチャ、ソフトウェア(ディペンダブルプロセッサ,ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- 素因数分解ハードウェアTWIRLの実現可能性に関する検討報告(II)
- 素因数分解ハードウェアTWIRLの実現可能性に関する検討報告(I)
- 素因数分解ハードウェアTWIRLの実現可能性に関する検討報告(II)
- 素因数分解ハードウェアTWIRLの実現可能性に関する検討報告(I)
- PDP動画像擬似輪郭の定量的評価方法の検討
- ディペンダビリティとセキュリティ : デバイス、アーキテクチャ、ソフトウェア(ディペンダブルプロセッサ,ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- 地上波デジタル放送用OFDM復調LSIの開発 (「VLSI一般」)
- 32Mbpsデータ放送対応ストリーム取込アーキテクチャの開発 : PC拡張ボードへの適用
- 携帯機器向け低消費電力MPEG-4 ASP CODECマクロ
- 16-8 第2世代MUSEデコーダLSIの開発 : 映像
- 1-10 1チップMUSEデコーダの開発
- 低電圧駆動MUSE-LSIセットの開発 : 第2.5世代MUSE-LSIセット
- 16-9 第2世代MUSEデコーダLSIの開発 : 音声
- 16-7 第2世代MUSEデコーダLSIの開発 : アーキテクチャー
- 23-10 EDTV-IIデコーダの試作
- 各種携帯機器に適した低消費電力MPEG-4CODECコア
- ストリームの記録・特殊再生に対応したMPEG2 MP@HL デコーダ LSI
- MPEG2 MP@HL対応ディジタルTV用システムLSIの開発
- MPEG2 MP@HL対応ディジタルTV用システムLSIの開発
- MPEG2MP@HL対応ディジタルTV用システムLSIの開発
- MPEG2MP@HL対応ディジタルTV用システムLSIの開発
- 特殊再生に対応したディジタルTV記録再生システム用MPEG2 HDTVビデオデコーダLSI
- プラズマディスプレイ多階調表示コントローラ (マルチメディア・通信用LSIおよびDSP)
- 6-7 低電圧駆動MUSE-LSIセットの開発 : 第2.5世代MUSE-LSIセット及び発局切り替え対応LSI
- 1C-7 ディジタル放送用システムLSIの開発
- 10-13 ディジタルNTSCエンコーダLSIの開発