AT-2-3 SoC用アナログ回路コア設計(AT-2. 微細化プロセスでのアナログ設計技術, 基礎・境界)
スポンサーリンク
概要
- 論文の詳細を見る
システムLSIは、今後カーエレクトロニクスやデジタル家電の発達にともない需要の大幅増加が見込める有望商品である。しかしながら、その設計は、集積されるシステム規模の増大、プロセスの微細化に伴うマスク費の高騰、製品サイクルの短期化に伴う設計期間の短縮等の影響を受ける。従って、システムから回路コアまでの一貫した最適化とリスク回避が必要である。アナログ回路コアはプロセス微細化の恩恵を受けにくいためシステムLSIのボトルネックとなる。ここでは、アナログ回路コアの設計について、最近行われている設計施策を幾つか述べる。
- 社団法人電子情報通信学会の論文
- 2005-03-07
著者
-
道正 志郎
松下電器産業(株) 戦略半導体開発センタ
-
道正 志郎
松下電器産業 半導体社 開発本部 Lsi先行開発センタ
-
道正 志郎
松下電器産業(株)半導体社システムlsi開発本部基盤技術開発センタアナログ開発グループ第二開発チーム
関連論文
- DDRインターフェースに適したデューティ補正機能をもつ小面積、低消費電力、広電源・周波数レンジを実現する位相同期ループ(VLSI一般(ISSCC2006特集))
- PLL,DLL技術にみる高性能化動向(PLL,クロック,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- PLL,DLL技術にみる高性能化動向(PLL,クロック, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 32psecの解像度を実現したDVDライトストラテジ用63相出力PLLの開発(VLSI一般(ISSCC2006特集))
- マルチ位相PLLを用いた、ローパワーアプリ向けマルチ位相出力レベルシフトシステム(PLL,クロック,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- マルチ位相PLLを用いた、ローパワーアプリ向けマルチ位相出力レベルシフトシステム(PLL,クロック, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- TA-1-2 CMOS演算増幅器の設計
- AT-2-3 SoC用アナログ回路コア設計(AT-2. 微細化プロセスでのアナログ設計技術, 基礎・境界)
- アナログ2次元DCT回路と精度適応A/D変換器に基づく画像圧縮CMOSイメージセンサ(固体撮像とその関連技術)
- 画像圧縮CMOSイメージセンサとその評価 : センサ上でのアナログ2次元DCT回路による画像符号化性能
- 画像圧縮CMOSイメージセンサとその評価 : センサ上でのアナログ2次元DCT回路による画像符号化性能
- アナログ2次元DCT回路とAD変換/可変量子化回路を集積化した画像圧縮イメージセンサ
- 2次元DCTとAD変換/量子化器を集積化した画像圧縮CMOSイメージセンサ
- PLL小型化のための能動フィルタ回路の検討
- PLL小型化のための能動フィルタ回路の検討
- PLL小型化のための能動フィルタ回路の検討
- 完全平滑3相動作SCループフィルタを用いた広帯域入力レンジを持つデジタル制御アダプティブPLLの開発(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 完全平滑3相動作SCループフィルタを用いた広帯域入力レンジを持つデジタル制御アダプティブPLLの開発(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 完全平滑3相動作SCループフィルタを用いた広帯域入力レンジを持つデジタル制御アダプティブPLLの開発
- 完全平滑3相動作SCループフィルタを用いた広帯域入力レンジを持つデジタル制御アダプティブPLLの開発
- 300MHzカットオフCMOSフィルタ試作と超高速フィルタ設計に対する一考察
- -90dBc@10kHzの位相ノイズを実現するバンド幅制御機能付き分数分周シンセサイザの開発(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- -90dBc@10kHzの位相ノイズを実現するバンド幅制御機能付き分数分周シンセサイザの開発(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 位相ジッタ測定によるPLLジッタ性能の最適化手法(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 位相ジッタ測定によるPLLジッタ性能の最適化手法(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 小面積0.15umCMOS-2GHzアダプティブバイアスPLLの開発
- 小面積0.15umCMOS-2GHzアダプティブバイアスPLLの開発(アナログ・デジアナ・センサ,通信用LSI)
- 光加入者システム用3R機能ワンチップ集積光受信ICの開発
- 光加入者システム用3R機能ワンチップ集積光受信ICの開発
- C-12-16 先頭検出機能を備える50Mb/sバースト信号用PLL回路とそれを用いた高感度光受信器
- SC回路を用いたTV信号用アナログ遅延線の開発
- 非線形量子化器を用いた低消費電力オーバーサンプリングA/D変換器
- 非線形量子化オーバーサンプリングA/D変換器を用いた低消費電力PCMコーデックLSI