1.4nsアクセス700MHz 288kb簡易拡張可能なCMOS SRAMマクロ
スポンサーリンク
概要
- 論文の詳細を見る
0.18μm CMOS technologyを用いて、Embedded型超高速288kb SRAM Macroを開発した。Pulsed Decoder回路、電流センス・電圧センスの組み合わせによる高感度センスアンプ回路等の高速回路技術を駆使して700MHz動作を達成した。開発したマクロは簡易拡張が可能である。
- 社団法人電子情報通信学会の論文
- 1999-06-25
著者
-
清水 宏
富士通株式会社
-
南條 亮太
富士通(株)ULSI開発部
-
青山 慶三
富士通株式会社lsiテクノロジ開発部
-
穐吉 秀雄
富士通株式会社
-
井實 健治
プロセサ開発部
-
伊藤 学
プロセサ開発部
-
渡辺 孔
ULSI開発部
-
清水 宏
富士通(株)LSIテクノロジ開発部
-
井實 健治
富士通(株)LSIテクノロジ開発部
-
穐吉 秀雄
富士通(株)LSIテクノロジ開発部
-
青山 慶三
富士通(株)LSIテクノロジ開発部
-
伊藤 学
富士通(株)プロセサ開発部
-
高塚 弘隆
富士通(株)ULSI開発部
-
渡辺 孔
富士通(株)ULSI開発部
-
鷹尾 義弘
富士通(株)ULSI開発部
関連論文
- 90nm CMOSテクノロジを使用しアクセス速度320ps、サイクル速度3.0GHzで動作する144Kb SRAMマクロ(VSLI一般(ISSCC'03関連特集))
- 0.25μmロジックデバイスのための10μm^2フルCMOS-SRAMテクノロジー
- 1.0nsアクセス、770MHz、36Kb SRAMマクロ
- 90nm CMOSテクノロジを使用しアクセス速度320ps、サイクル速度3.0GHzで動作する144Kb SRAMマクロ(VSLI一般(ISSCC'03関連特集))
- 800ps access 1.2GHz 144kb SRAM macro
- 1.4nsアクセス700MHz 288kb簡易拡張可能なCMOS SRAMマクロ
- 500MHz 288Kb On-chip Cache向けCMOS SRAM macro
- 90nm CMOSテクノロジを使用しアクセス速度320ps、サイクル速度3.0GHzで動作する144Kb SRAMマクロ(VSLI一般(ISSCC'03関連特集))
- 90nm CMOSテクノロジを使用しアクセス速度320ps、サイクル速度3.0GHzで動作する144Kb SRAMマクロ(VSLI一般(ISSCC'03関連特集))
- サイドウォールNOアニールによる0.18μmCMOSの信頼性向上
- 1.4nsアクセス700MHz 288kb簡易拡張可能なCMOS SRAMマクロ
- 1.4nsアクセス700MHz 288kb簡易拡張可能なCMOS SRAMマクロ
- 1.0nsアクセス、770MHz、36Kb SRAMマクロ
- 1.0nsアクセス、770MHz、36Kb SRAMマクロ