ATM主信号処理用ASIPの開発
スポンサーリンク
概要
- 論文の詳細を見る
ATMセル処理をソフトウェアによりリアルタイムで実行する専用のDSPを開発した。本LSIはATMセル入出力用に独自に開発したパイプライン型キャッシュ機能、高速にデータ検索を実行する連想記憶メモリ(CAM)とATM処理専用命令を有するプロセッサコア部により構成されており、52MHz動作にて156Mビット/秒のスループットを有する。0.5μmCMOSテクノロジを用い、電源電圧3.3V、消費電力2.4W、304ピンプラスチックQFPにて実現している。複数のアプリケーションプログラムを同時に開発した結果、要求性能を満足することを確認した。
- 社団法人電子情報通信学会の論文
- 1997-08-21
著者
-
高山 純
日本電気テレコムシステム株式会社
-
原澤 昭夫
Necネットワークipネットワーク事業部
-
加納 敏行
Nec
-
原澤 昭夫
日本電気(株)
-
加納 敏行
日本電気(株)
-
加賀野井 晴大
日本電気(株)
-
宇野 浩介
日本電気テレコムシステム(株)
-
新妻 一彦
日本電気テレコムシステム(株)
-
志村 直樹
日本電気テレコムシステム(株)
-
斎藤 晃央
日本電気テレコムシステム(株)
-
加賀野井 晴大
Necネットワークipネットワーク事業部
関連論文
- 標準化動向 次世代ネットワークに向けた標準化動向 (次世代ネットワーク特集)
- Layer2 WAN向けEthernet-PPPパケット転送方式の提案
- Layer2 WAN 向け Ethernet-PPPパケット転送方式の提案
- Layer2WAN向けEthernet-PPPパケット転送方式の提案
- 高速ラインドライバ・レシーバIC
- 複数優先クラスを扱うテーブル検索機構の構成の一検討
- システムオンチップにおける高速バスアーキテクチャーの一検討
- ATM主信号処理用ASIPの開発
- 3.3V 622Mb/s光受信器用1チップLSI
- OC-48ワイヤーレートパケットフォワーディングエンジンの検討
- OC-48ワイヤーレートパケットフォワーディングエンジンの検討
- パケットスケジューリング方法の一検討
- ATMセルプロセッシングに適するデータプリフェッチ方式
- 3.3V 622Mb/s広ダイナミックレンジプリアンプIC
- バースト対応156Mb/s光受信LSI
- ディペンダブルネットワーク技術による情報通信インフラ構築
- トラフィックシェーパーにおけるセル出力時刻決定方法の一検討
- 3.3V 622Mb/s光送信器用LD駆動LSI
- 次世代ネットワークサービスIP-VPN (ネットワークサービス事例)
- 特集概説:ディペンダブルIT・ネットワークとは (ディペンダブルIT・ネットワーク特集)
- キャリアクラスコアルータ"IX7000" (フォトニックIPネットワーキング特集)
- フォトニックIPソリューションにおけるキャリアクラスIPネットワーク (特集 次世代ネットワークソリューション) -- (ネットワークソリューション)