C-12-65 広帯域サンプリング・システムにおけるジッタの影響
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 1999-03-08
著者
-
小林 春夫
群馬大学 工学部 電気電子工学科
-
森村 正直
コンサルタント
-
小林 春夫
群馬大学 工学部
-
森村 正直
(株)テラテック
-
小林 謙介
(株)テラテック第一研究部
-
女屋 佳隆
群馬大学 工学部 電気電子工学科
-
小林 謙介
群馬大学工学部電気電子工学科
-
女屋 佳隆
三洋LSIデザイン
関連論文
- 連続時間バンドパスΔΣAD変調器のQ値とループ遅延の影響(アナログ信号処理)
- マルチバンドパス△Σ変調器技術とその応用(集積エレクトロニクス)
- インバータタイプG_m-Cバンドパスフィルタの解析と設計
- RF回路設計に押し寄せるアーキテクチャの変革を読み解く! CMOS RFIC実現への道のり(後編)CMOSトランスミッタを実現した新技術
- BSIM3v3による高耐圧デバイスのモデル化とパラメータ抽出技法
- RFサンプリング連続時間バンドパスΔΣAD変調器アーキテクチャの検討
- 通信用A-D変換器テスト評価のためのマルチトーンカーブフイッティングアルゴリズム
- 低電圧Rail-to-Rail CMOSオペアンプの設計(電子回路)
- 高効率チャージポンプ電源回路の設計
- 線形CMOS演算トランスコンダクタンス増幅回路の設計
- 低電圧 低消費電力 Rail-to-Rail CMOS OpAmp の設計
- 疑似ランダム・デジタル変調によるスイッチングノイズ・スペクトラム拡散技術を用いたDC-DC変換回路
- 動ひずみ測定ブリッジ回路の高精度化(電子回路)
- 少量ハードウェア タイムデジタイザ回路
- 冗長性をもった逐次比較近似AD変換アルゴリズム : コンパレータ2個の場合
- 冗長性をもった逐次比較近似AD変換アルゴリズム
- 高性能逐次比較AD変換器アーキテクチャ
- 冗長性をもつ逐次比較近似AD変換アルゴリズム--3個の比較器の場合 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (ADC(1))
- 電荷モード折返しA-D変換回路(アナログ回路技術ショートノート-アナログ回路技術の創造と伝承を目指して-)
- 65nm CMOSでの分周回路の検討
- 群馬県のアナログ技術者育成の取り組み
- 動ひずみ測定回路の自動校正高精度化の実測検証
- CT-2-4 広帯域デルタシグマAD変換器(CT-2.最先端A/D変換回路技術〜市場要求と実現技術,チュートリアルセッション,ソサイエティ企画)
- 任意信号帯域のマルチビット複素バンドパスΔ〓AD変調器用DWAアルゴリズム
- Nauta のOTAを用いた高周波Gm-Cバンドパスフィルタの検討
- マルチバンドパスΔ〓変調器のDWAアルゴリズム
- BSIM3v3による高耐圧デバイスのモデル化とパラメータ抽出技法
- BSIM3v3による高耐圧デバイスのモデル化とパラメータ抽出技法
- C-12-46 SoC内ADCテスト信号生成アルゴリズム(C-12.集積回路,一般セッション)
- 冗長性をもった逐次比較近似AD変換アルゴリズム
- C-12-2 高周波アナログLSIのテスト容易化回路(C-12.集積回路A(設計・テスト・実装技術))
- デュアルΔΣ変調による非反転昇降圧形コンバータの検討
- ディジタル制御電源用高時間分解能DPWM回路(電子回路)
- 高速応答・低リップル電源用カップルド・インダクタの解析(電池技術関連,一般)
- 高速応答・低リップル電源用カップルド・インダクタの解析(電池技術関連,一般)
- ΔΣ変調ADCを用いたモータ駆動用ディジタル信号処理方式の検討(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 広帯域高精度サンプリング技術(電子回路)
- 高性能デジタル電源用AD変換器とDPWM回路
- スイッチを用いた可変インダクタによる電源の高性能化
- スイッチング電源回路のMEMS技術を用いた低リップル・高速応答制御方式
- スイッチング電源回路のMEMS技術を用いた低リップル・高速応答制御方式(スイッチング電源及びユビキタス電源,一般)
- ひずみ測定ブリッジ回路の寄生容量影響の除去手法
- スイッチング電源の負荷変動に対する高速応答制御方式
- ディジタル時代のアナログ技術
- スイッチング電源のEMI低減化回路と測定による検証(電子回路)
- スイッチング電源のEMI低減化回路と測定技術
- C-12-65 広帯域サンプリング・システムにおけるジッタの影響
- 冗長アルゴリズム逐次比較近似ADCでのコンパレータ・オフセットのデジタル補正技術(若手研究会)
- 連続時間バンドバスΔΣAD変調器の高性能化の検討(若手研究会)
- C-12-44 TVチューナ用ADPLLの検討(C-12.集積回路,一般セッション)
- リング発振器を用いたデジタルPWM発生回路
- サンプリング回路の信号ノイズ比と帯域の考察
- 発振を利用したアナログフィルタのテスト・調整
- 高速 6bit CMOS AD 変換器の設計
- C-12-5 信号発生器用DACの非線形性補正(ミックスドシグナル,C-12.集積回路,一般セッション)
- 折り返し・補間型アーキテクチャを用いた3.0V 200MS/s 8bit CMOS AD変換器の設計
- 折り返し・補間型アーキテクチャを用いた3.0V 200MS/s 8bit CMOS AD変換器の設計
- SICEに新しいパラダイムを!
- 逐次比較近似ADCコンパレータ・オフセット影響の冗長アルゴリズムによるディジタル補正技術
- ビジョンチップ回路の時空間安定性
- アナログ画像処理用ニューロ・チップの時空間ダイナミクス
- ビジョンチップの動向
- ビジョンチップ - スマート画像センサ
- 2)光適応並列アナログ画像処理(情報入力研究会)
- 光適応並列アナログ画像処理プロセッサ
- ビジョンチップ(II・完) : アナログ画像処理用ニューロチップ
- ビジョンチップ(I) : アナログ画像処理用ニューロチップ
- 3)超並列CMOS Vision Chip : 階層型正則化フィルタ(視聴覚技術研究会)
- 超並列 CMOS Vision Chip : 階層型正則化フィルタ : 視聴覚技術
- C-12-5 AD変換器の周波数領域性能評価用マルチトーン・カーブ・フィッティング・アルゴリズム
- 通信用AD変換器テスト評価のためのマルチトーン・カーブ・フィッティング・アルゴリズム
- 通信用AD変換器テスト評価のためのマルチトーン・カーブ・フィッティング・アルゴリズム
- 通信用AD変換器テスト評価のためのマルチトーン・カーブ・フィッティング・アルゴリズム
- DA変換器のタイミング誤差解析 : クロック・ジッタとタイミング・スキュー(グリッチ)の影響
- 逐次比較近似ADCコンパレータ・オフセット影響の冗長アルゴリズムによるディジタル補正技術(電子回路)
- ACT-1-3 デジタルアシスト・アナログRFテスト技術 : サブ100nmミックストシグナルSoCテストの考察(ACT-1.サブ100nm時代のCMOSアナログ技術,チュートリアルセッション,ソサイエティ企画)
- ACT-1-3 デジタルアシスト・アナログRFテスト技術 : サブ100nmミックストシグナルSoCテストの考察(ACT-1.サブ100nm時代のCMOSアナログ技術-,チュートリアルセッション,ソサイエティ企画)
- ACS-1-2 高次ΔΣDAC信号発生回路での歪キャンセル・ノイズ低減技術(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-2 高次ΔΣDAC信号発生回路での歪キャンセル・ノイズ低減技術(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- シグマデルタDAC信号発生回路でのディジタル歪補正技術
- デジタル制御E級電力増幅器の検討
- 任意波形発生器での非線形性補正アルゴリズムと実測による検証
- デルタシグマ変調を用いたDC-DC変換器制御の検討
- 新構成AC-DC変換回路の検討
- 自己校正・自己診断機能を備えたタイムデジタイザ回路
- チャージポンプを用いた単一インダクタ正負2出力DC-DCコンバータに関する研究
- DA変換器のタイミング誤差解析 : クロック・ジッタとタイミング・スキュー(グリッチ)の影響
- I,Q残差パイプラインAD変換器アーキテクチャ
- 開ループアンプを用いたパイプラインADCの "Split ADC" 構成によるバックグランド自己校正法
- 65nm CMOS周波数変換器における線形性改善方法の提案
- シグマデルタ型タイムデジタイザ回路の検討
- TVチューナ用完全ディジタルPLL回路-広帯域化の検討
- TVチューナ用完全ディジタルPLL回路-システムの観点から
- インターリーブを用いた低歪み2トーン信号発生技術
- 連続時間フィードフォワード・シグマデルタ変調器によるDC-DC変換器の制御
- 単一インダクタ2出力DC-DCコンバータの制御切換方式の一提案
- 低歪み信号発生用DA変換器アーキテクチャ
- 部品点数を低減した直接AC-DC変換器
- 連続時間アナログフィルタのディジタル自動調整法の一提案
- SIDO DC-DC Converter の制御回路の低消費電力化の実現