侵入検知ポリシの記述性向上によりログ出力量の低減を可能とした不正アクセス処理システムの開発(セキュリティ, <特集>システム開発論文)
スポンサーリンク
概要
- 論文の詳細を見る
侵入検知システムの誤検知低減が求められている.高精度な侵入検知ポリシを設定することによってこれを実現するソフトウェアシステムCracking Analyzerを開発した.複数シグネチャの簡便な関連性設定と攻撃・レスポンスのペア化を用いた文脈設定を実現するため, 複数ストリームからの解析データ取得機能とストリームペア化機能を実装した.
- 2005-02-01
著者
関連論文
- 大規模計算環境と運用技術・利用技術(大規模数値計算の現状と今後の展開-その2)
- CFD専用計算機FLOPS-2Dへ向けたUPACS制限関数群モジュール化の検討(リコンフィギャラブル応用)
- FPGAによるUPACSサブルーチンの高速化(リコンフィギャラブル応用)
- 大規模計算環境と運用技術・利用技術
- 数値シミュレータIII : 導入と運用,性能評価,次世代への課題
- 侵入検知ポリシの記述性向上によりログ出力量の低減を可能とした不正アクセス処理システムの開発(セキュリティ, システム開発論文)
- マルチFPGAプラットフォームFLOPS-2Dにおける演算パイプラインの実装(リコンフィギャラブル応用3)
- 複数のFPGAを用いた高性能流体解析システムの検討(応用3)
- マルチFPGAシステムFLOPS-2Dに向けたパイプライン構築手法の検討(HPCとアーキテクチャ,デザインガイア2009 VLSI設計の新しい大地)
- F0103(3) CFDのためのFPGA計算機の設計([F0103]計算力学の新たな潮流-GPGPU,FPGA,CELLコンピューティング-,先端技術フォーラム)
- "FLOPS2D"の設計コンセプト : CFDを中心とした浮動小数点カスタム計算機(HPCとアーキテクチャ,デザインガイア2009 VLSI設計の新しい大地)
- インターネット回線下での"SRFS on Ether"の性能評価
- L-025 インターネット回線下での"SRFS on Ehter"の性能評価(L.インターネット)
- SC2003展示会場見てある記
- 侵入検知に関する誤検知低減の研究動向(ネットワークソフトウェア論文)
- 複数のFPGAを用いたデータフローマシン構築の検討(マルチFPGAシステム,FPGA応用及び一般)
- 複数のFPGAを用いたデータフローマシン構築の検討(マルチFPGAシステム,FPGA応用及び一般)
- 複数のFPGAを用いたデータフローマシン構築の検討(マルチFPGAシステム,FPGA応用及び一般)
- FaSTARにおける流束の面積分計算高速化のためのOut-Of-Order機構(科学技術計算)
- FaSTARのFPGA実装におけるOut-Of-Order機構の評価(リコンフィギャラブル応用,デザインガイア2011-VLSI設計の新しい大地-)
- FaSTARのFPGA実装における Out-Of-Order 機構の評価