110MHz/1Mbit同期式TagRAM
スポンサーリンク
概要
- 論文の詳細を見る
1Mbitの容量を持ち、110MHzで動作する同期式4ウェイセットアソシアティブTagRAMを開発した。大容量メモリと高速動作を実現するために、パイプライン式アドレスデコード回路、BiCMOSメインデコーダ、増幅機能を有するBiCMOSコンパレータ、ビット線の上下から書き込みを行うSelf-timedライト回路、オンップPLL回路を搭載した。汎用高速SRAMとともに用いることにより、16MByteの大容量キャッシュシステムを構築することが可能である。
- 社団法人電子情報通信学会の論文
- 1993-06-24
著者
-
藤本 幸宏
東芝半導体技術研究所
-
畝川 康夫
株式会社東芝セミコンダクター社システムlsi開発センター
-
小林 胤雄
東芝半導体技術研究所
-
白鳥 司
東芝マイクロエレクトロニクス
-
畝川 康夫
東芝半導体技術研究所
-
島沢 貴美
東芝半導体技術研究所
-
野上 一孝
東芝半導体技術研究所
-
沢田 和宏
東芝半導体技術研究所
-
沢田 和宏
東芝半導体デバイス技術研究所
関連論文
- 110MHz/1Mbit同期式TagRAM
- 300MIPS 300MFLOPS4命令同時実行のCMOSスーパースカラ型マイクロプロセッサ
- データ線共有方式による差動インターフェースの転送効率改善 (「VLSI一般」)
- センスアンプーフリップフロップを用いた200MHzを画像圧縮/伸張マクロセル : VLD, DCT/IDCT Macrocell using SA-F/F
- 155MbpsATM/AAL3/4/5プロトコル処理用LSI
- 64ビットCMOSスーパースケーラーマイクロプロセッサ
- 32Kバイト集積形キャッシュメモリ
- 1Mビット仮想/擬似スタティックRAMの設計と応用 (半導体メモリ)