磁束転送回路によるペトリネットデバイス
スポンサーリンク
概要
- 論文の詳細を見る
磁束転送回路を用いてペトリネットをデバイス化する、という概念を提案する。ペトリネットとは、互いに関連しあう同時進行的な要素からなるシステムをモデル化するための図的ツールである。本来は形式的な表現方法であってデバイスとは関係がない。しかしここでは、磁束転送回路の新しい応用開拓に向けてペトリネットのデバイス化を考えてみた。ペトリネットを相似するための回路構成法を提案するとともに、ペトリネット例題の回路設計と動作シミュレーションを行った。
- 社団法人電子情報通信学会の論文
- 1998-11-16
著者
関連論文
- サブスレッショルドMOSFETを用いたPTAT電流生成のための微小フローティング電圧源回路
- 磁束と電荷を結ぶ新しい機能デバイスの開拓 : 電気回路のための第4の基本素子とは(機能ナノデバイス及び関連技術)
- 弱電気魚の混信回避行動モデルに基づく周波数比較器 : 振幅/位相情報から周波数の高低を判断するCMOS回路の設計
- ばらつきを含む多層ニューラルネットワークモデルにおける確率共鳴の理論解析
- 電子回路で容易に実装可能な二重井戸ポテンシャル系における確率共鳴--オペアンプ一個でできる確率共鳴実験 (非線形問題)
- 低電圧CMOSディジタル回路のプロセスバラツキ補正技術
- C-12-10 CMOSディジタルシステムのためのPVTバラツキ補正回路(C-12.集積回路,一般セッション)
- MOSFETのサブスレッショルド特性を利用した超低消費電力CMOS参照電圧源回路(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 低電圧CMOSディジタル回路の特性バラツキ補償技術の構築(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 低電圧CMOSディジタル回路の特性バラツキ補償技術の構築(アナログ回路,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- MOSFETのサブスレッショルド特性を利用した超低消費電力CMOS参照電圧源回路(アナログ回路,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- C-12-28 低電圧CMOSディジタル回路のプロセス・温度バラツキ補正技術(C-12.集積回路,一般セッション)
- A-2-4 しきい素子を用いた確率共鳴現象の電子回路実験 : 雑音を利用した微弱信号検出LSIに向けて(A-2. 非線形問題,一般セッション)
- A-1-36 時系列コーディングを行う神経モデルのアナログCMOS回路化(A-1. 回路とシステム,一般セッション)
- A-1-20 サブスレッショルドMOS演算増幅器によるオフセット除去(A-1. 回路とシステム,一般セッション)
- A-1-17 熱伝導による発振器の動作解析(A-1. 回路とシステム,一般セッション)
- A-1-7 サブスレッショルドMOS回路によるWinner-Take-All回路(A-1. 回路とシステム,一般セッション)
- 単電子デバイス・回路の研究状況と今後の展望
- 図形の細線化・縮退処理を行うυMOSセルオートマトン回路
- BDDデバイスによるアナログ論理回路
- ホトダイオードによるセルオートマトン回路への画像入力
- νMOSセルオートマトンによる図形細線化回路
- νMOSセルオートマトンによる輪郭抽出
- セル構造オートマトンのための機能回路
- ゆらぎを積極的に利用する生体様ハードウェア : 雑音を利用したオンチップマルチクロック源
- C-12-53 差動形νMOS回路による低電力セルオートマトン素子
- C-12-50 νMOSセルオートマトン回路の低電力設計
- νMOSセルオートマトン回路の低電力設計
- νMOS論理回路の低電力化
- ダイナミック形のνMOSセルオートマトン回路
- 消費電力を低減した画像処理セルオートマトン回路
- 反応拡散セルオートマトンLSIの設計と計算幾何学への応用 : ボロノイ図と細線化
- A-1-28 アナログ抵抗回路網を用いたセルオートマトンLSIの設計
- A-2-32 BZ反応拡散チップ : アナログセルオートマトンモデルとそのハードウェア実装
- 非線形アナログ集積回路と反応拡散チップ : 反応拡散系をシリコンチップ上に実現する
- A-1-30 BZ反応を模擬するセルオートマトンLSI : 反応拡散系をシリコンチップ上に実現する
- C-12-34 Differential-of-Gaussian処理を行うνMOSセルオートマトン回路
- C-12-51 電流モードνMOS回路によるセルオートマトン素子
- C-12-48 図形の細線化・特徴点抽出処理を行うセルオートマトン回路
- νMOSセルオートマトンを用いたカオス暗号処理回路
- 鏡像効果を利用した量子セルオートマトン
- νMOSセルオートマトンによるカオス暗号処理回路
- C-12-30 アナログ回路のプロセスばらつき補正のための参照電圧源回路(C-12. 集積回路ACD(メモリ・電源・ばらつき),一般セッション)
- 磁束と電荷を結ぶ新しいデバイスの探索 : 電気回路のための第四の基本素子とは
- 単電子回路による知能集積デバイスの可能性(新しい知能化へ向けたLSIシステム技術)
- C-8-8 Colllision-Based Computingに基づく非同期式単一磁束量子論理回路(C-8.超伝導エレクトロニクス,一般セッション)
- C-8-10 Colllision-Based Computingに基づく単一磁束量子論理回路(C-8. 超伝導エレクトロニクス,一般セッション)
- C-3-30 フォトニック結晶デバイス向け組み合わせ光論理回路の設計手法(光信号処理・波長変換,C-3.光エレクトロニクス,一般講演)
- A-1-1 Collision-based fusion gateの電源電圧-動作周波数特性(A-1.回路とシステム,一般講演)
- A-1-15 Collision-based fusion gateを用いた16bit乗算器の設計(A-1.回路とシステム,一般講演)
- A-1-26 Collision-Based Computingに基づく論理回路設計(A-1.回路とシステム,一般講演)
- 集積回路に宿る生命 : 電子デバイスで生命体をつくるには
- 周波数同期技術を用いたオンチップCMOS参照クロック源回路(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- サブスレッショルドCMOS差動対による高抵抗デバイス
- 極低消費電力LSIのためのCMOS参照電流源回路
- A-2-39 空間ばらつきを持つ受容野モデルにおける確率共鳴の理論解析(A-2.非線形問題,一般セッション)
- A-1-23 視覚野の階層構造を模擬したパターン認識処理を行うアナログCMOS回路(A-1.回路とシステム,一般セッション)
- A-1-24 温度依存牲を考慮したサブスレッショルドCMOS高抵抗回路(A-1.回路とシステム,一般セッション)
- A-1-25 サブスレッショルドCMOS演算増幅器によるオフセット補償回路(A-1.回路とシステム,一般セッション)
- A-1-26 弱電気魚のジャミング回避行動モデルに基づくCMOS周波数比較器(A-1.回路とシステム,一般セッション)
- C-12-22 サブスレッショルドCMOS論理システムのための電源回路(C-12.集積回路,一般セッション)
- C-12-69 サブスレッショルドCMOS回路を用いたPTATクロックパルス発生器(C-12.集積回路,一般セッション)
- 30aPS-37 雑音を利用してパルス密度変調を行う神経模倣ハードウェア(30aPS 領域11ポスターセッション,領域11(統計力学,物性基礎論,応用数学,力学,流体物理))
- A-1-26 抵抗変化型メモリをシナプスに用いたニューラルネットワークにおける教師有り学習回路(A-1.回路とシステム,一般セッション)
- A-1-27 確率共鳴を利用した低消費電力SRAMに関する考察(A-1.回路とシステム,一般セッション)
- C-12-23 弱反転MOS LSIセンサのための基準電圧・電流源回路(C-12. 集積回路C(アナログ), エレクトロニクス2)
- 単電子回路による多値ホップフィールドネットワーク
- アナデジ混載オシレータLSIによる分散PLLネットワークのハードウェアエミュレーション(アナログ・デジアナ・センサ, 通信用LSI)
- アナデジ混載オシレータLSIによる分散PLLネットワークのハードウェアエミュレーション
- A-2-17 半導体の少数キャリア拡散を利用した神経細胞デバイスの構成
- 近接電場作用およびCDMA通信方式に基づく無線シナプス/ニューロデバイス
- 時間領域の神経競合を模するアナログVLSI
- 半導体の少数キャリアを利用した反応拡散デバイス
- A-2-33 半導体の少数キャリア拡散を利用したCMOS反応拡散デバイス
- C-12-35 電流モードPWM回路を用いた方位検出アナログビジョンチップの開発
- C-8-6 磁束量子パラメトロンによるアナログコンピューティング
- 磁束量子回路によるアナログコンピューティング
- 量子ドットアレイによるグラフ論理システム
- 量子ドットアレイによるグラフ論理システム
- 磁束量子回路によるアナログコンピューティング : 磁束量子パラメトロンで組合せ問題を解く
- C-8-1 磁束量子を信号担体とするグラフ論理回路
- 単電子回路によるボルツマンマシンデバイス
- D-2-1 単電子回路による多値ニューロンデバイス : 二次関数の整数計画問題を解くニューラルネットワーク
- 極低電力LSIのための間欠パルス回路 (集積回路)
- サブスレッショルドCMOS LSIのためのナノワットDA変換器 (集積回路)
- 単電子回路によるニューラルネットワークの構成
- A-1-25 LSIを間欠動作させるための低電力タイマースイッチ回路(A-1.回路とシステム,一般セッション)
- A-1-24 時間軸上のパルス加算による低電力DA変換器(A-1.回路とシステム,一般セッション)
- 周波数同期技術を用いたオンチップCMOS参照クロック源回路(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- A-1-20 サブスレッショルドCMOS回路による間欠動作スイッチ(A-1. 回路とシステム,一般セッション)
- A-1-19 サブスレッショルドMOS回路のためのナノアンペア電流源(A-1. 回路とシステム,一般セッション)
- A-1-18 ユニポーラReRAMの簡易SPICEモデル(A-1. 回路とシステム,一般セッション)
- C-12-29 サブスレッショルドLSIのためのオンチップ電源 : スイッチングレギュレータとシリーズレギュレータの比較(評価・モデリング,C-12.集積回路,一般セッション)
- 電子回路で容易に実装可能な二重井戸ポテンシャル系における確率共鳴 : オペアンプ一個でできる確率共鳴実験
- A-1-15 サブスレッショルドCMOS論理回路におけるMOSFET閾値の影響(A-1.回路とシステム,一般セッション)
- A-1-18 ポリシリコン温度センサを利用した熱伝導移相発振器(A-1.回路とシステム,一般セッション)
- A-1-17 サブスレッショルドCMOS演算増幅器によるハイパスフィルタ回路(A-1.回路とシステム,一般セッション)
- A-1-16 サブスレッショルド差動回路による高抵抗の生成(A-1.回路とシステム,一般セッション)
- バイポーラ型抵抗変化メモリ素子を用いたSTDPシナプスデバイス(ニューロコンピューティングの実装とシステム化,ニューロコンピューティングの実装とシステム化,一般)
- A-1-34 ノイズを利用してΔΣ変調を行うサブスレッショルドCMOS回路(A-1.回路とシステム,一般講演)