三値ジョセフソンメモリ回路
スポンサーリンク
概要
- 論文の詳細を見る
ジョセフソン素子を用いた3値メモリ回路を設計製作した。超伝導ループ線路に書き込み用ゲートおよび読み出し用ゲートにSQUIDを用いた構成のメモリセルを提案し、右廻り永久電流および左廻り永久電流を流して"1"および"-1"の論理信号に対応した3値の情報を蓄える。本報告は2μm線路幅で3値メモリ回路を構成した場合のシミュレーション結果を示し、また実際にICに製作して読み書きの動作を測定した結果を述べる。本方式により3値メモリが構成できることを示した。
- 社団法人電子情報通信学会の論文
- 1998-01-28
著者
-
森末 道忠
広島市立大学情報科学部情報機械システム工学科
-
師岡 利光
セイコー電子工業株式会社
-
清水 信宏
セイコー電子
-
森末 道忠
広島市立大学情報科学部
-
遠藤 潤
東京電力株式会社
-
清水 信宏
セイコー電子工業株式会社
関連論文
- 論理指向ニューラルネットワークを用いた3値論理回路の一方式
- LOGOニユーラルネットワークを用いたST3進数加算器の構成
- 論理向(LOGO)ニューラルネットワークの一方式
- 非破壊計測用高性能DC-SQUIDシステム
- 遺伝的アルゴリズムを用いた配置手法における新しいコーディング法
- 新しいコーディング法を用いた遺伝的配置手法
- ネット形状の保存を考慮した遺伝的配置手法
- 任意形状ブロックのレイアウト手法 (<特集> レイアウトと一般)
- ジョセフソン回路の振動モードとそのディジタルシステムへの応用
- ジョセフソンカオス現象を用いたメモリー回路
- ジョセフソンROSにおける振動解析
- ジョセフソン回路
- ジョセフソン素子回路における弛張振動の解析
- ジョセフソン素子回路における定常振動の解析
- 一線式非同期SFQディジタル回路
- 非同期式SFQ論理回路の一構成法
- テンプレートライブラリをもつセルラーニューラルネットワークによる連想記憶システム
- 量子化MLPとSINNから構成される連想メモリのためのノイズ付加学習法
- 多層パーセプトロンとスパース結合ニューラルネットワークによる連想メモリのためのノイズ付加学習法
- 再帰的多層パーセプトロンとスパース結合ニューラルネットワークによる自己連想記憶システム
- 3値荷重MLPとSINNから構成されるハイブリッド連想記憶システム
- 荷重更新における量子化判定レベルを制御したLOGic-Oriented Back Propagationアルゴリズム
- LOGic-Oriented Back Propagationアルゴリズム
- LOGic-Oriented Back Propagationアルゴリズム
- 位相同期回路網における周波数選択性とパターン形成
- 論理指向(LOGO)ニューラル・ネットワークによる文字認識
- 三値ジョセフソンメモリ回路
- dc-SQUIDを用いた三値乗算回路方式
- SQUIDを用いた三値論理回路の設計、製作
- NLP2000-20 / NC2000-14 時系列の連想記憶を行うデジタル結合振動系の一構成法
- 位相同期回路網の周期ベクトル入力に対する選択性(非線形回路システム及び一般)
- 位相同期回路網の周期ベクトル入力に対する選択性(非線回路システム及び一般)
- ジョセフソン素子を用いた一線式非同期演算回路
- 冗長2進数多入力加算回路の一構成法
- 一線式非同期全加算器回路の一方式
- NLP2000-20 / NC2000-14 時系列の連想記憶を行うデジタル結合振動系の一構成法
- ビット・ストリーム信号処理回路とその応用
- ビット・ストリーム信号処理回路とその応用
- ビット・ストリーム信号処理回路とその応用
- カオスを用いたST3進数演算回路
- 時系列の記憶・想起を行うディジタル結合振動系の一構成法
- A-1-17 シングルビットΔΣ変調信号の演算回路
- dc-SQUIDを用いたST3進数論理回路の構成
- 2値量子化された分布定数型ディジタルフィルタ(非線形回路とシステム,及び一般)
- 2値量子化された分布定数型ディジタルフィルタ(非線形回路とシステム,及び一般)
- デルタ・シグマ領域における非線形信号処理
- SA-2-5 フローティングゲートMOSFETを用いた結合リングオシレータにおける確率共鳴現象(SA-2. カオスとノイズと工学)
- フローティングゲートMOSFETを用いた結合リングオシレータとその確率共鳴
- 非線形波動伝搬回路網における確率共鳴現象
- 拡散現象を模擬するディジタル回路の特性評価
- 拡散型シングルビット・ディジタルフィルタの構築
- ビットストリーム信号処理用区分線形回路の構成法
- ビットストリーム信号処理用区分線形回路の構成法