スタンダードセルLSI統合レイアウトシステム(2) : 階層設計手法
スポンサーリンク
概要
- 論文の詳細を見る
大規模回路を柔軟かつ効率よく設計する方法として、本スタンダードセルLSI統合設計システムでは、階層設計手法を導入している。特に、本レイアウトシステム(1)では、設計期間の短絡と設計効率の向上を図るため、階層の独立性を利用して、複数階層を同時にレイアウトする並行レイアウトの機能や、レイアウト済み階層を再利用し、設計財産の有効利用を図る機能を有する。本報告では、並行レイアウトと設計財産を有効利用する一手法について述べる。
- 一般社団法人情報処理学会の論文
- 1986-10-01
著者
-
石井 真
ソニー株式会社 半導体事業本部
-
木下 善彦
ソニー株式会社 半導体事業本部
-
永原 出
ソニー株式会社 半導体事業本部
-
上高原 道夫
ソニー株式会社 半導体事業本部
-
佐藤 克彦
ソニー株式会社 半導体事業本部
-
小山 正弘
ソニー株式会社 半導体事業本部
-
永原 出
ソニー株式会社セミコンダクタカンパニー
-
永原 出
ソニー(株)半導体事業本部
-
上高原 道夫
ソニー株式会社セミコンダクタカンパニー
関連論文
- スタンダードセルLSI統合レイアウトシステム(4) : 自動配線手法
- スタンダードセルLSI統合レイアウトシステム(3) : 自動配置手法
- スタンダードセルLSI統合レイアウトシステム(2) : 階層設計手法
- スタンダードセルLSI統合レイアウトシステム(1) : 概要
- アナログマスタースライス自動レイアウトシステム
- スタンダードセルLSI統合レイアウトシステム(5) : 配線禁止領域自動抽出
- スタンダードセルLSI統合レイアウトシステム(6) : パラメトリックセル自動生成
- セミオートマティックバスルータ