[招待論文]動的再構成可能チップDRPのCコンパイラ(FPGAとその応用及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
動的再構成可能プロセッサDRP(Dynamically Reconfigurable Processor)のCコンパイル環境について報告する.C言語ベースの動作合成エンジンをクロントエンドとすることでDRPに対するソフトウエアライクな開発環境を実現した.C言語の動作記述かち自動スケジューラにより制御回路(FSM)とデータパス回路が合成される.制御回路はDRPの状態遷移コントローラー(STC)にマッピングされ,データパス回路は複数のコンテキストに分割された上でPEアレイにマッピングされる.フロントエンド合成とバックエンド合成は統合開発環境により密に統合され,直観的なGUIが提供される.実チップ上のシンボリックデバッグが可能なオンチップ・デバッガも備えた.
- 社団法人情報処理学会の論文
- 2004-01-22
著者
-
若林 一敏
Necマルティメディア研究所システムcad
-
粟島 亨
日本電気株式会社
-
紙 弘和
NECマルチメディア研究所
-
戸井 崇雄
NECマルチメディア研究所
-
粟島 亨
NECマルチメディア研究所
-
中村 典嗣
NECマルチメディア研究所
-
加藤 吉之介
NECマルチメディア研究所
-
宮澤 義幸
NEC情報システムズ
-
李 京
NEC情報システムズ
関連論文
- リコンフィギャラブルプロセッサDRP上でのエッジ近傍合成機能付きαブレンダの実装(FPGAとその応用及び一般)
- 応用領域に特化した小面積再構成可能HWのカスタマイズ方式(リコンフィギャラブル・アーキテクチャと論理合成,FPGA応用及び一般)
- 動的再構成可能プロセッサを用いたIPsec向け暗号処理アクセラレータの設計と実装(コンピュータシステム)
- 動的再構成可能プロセッサを用いた組み込み向け複数暗号処理エンジンの実装(セキュリティ・暗号1, 組込技術とネットワークに関するワークショップ)
- 動的再構成プロセサをC言語だけで設計可能に (LSI開発者ブック)
- 動的リコンフィギャラブルプロセッサを用いたIPsecアクセラレータの設計と実装(アプリケーションI)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 動的再構成プロセッサDRPを用いた関数オフローダの試作(FPGAとその応用及び一般)
- リコンフィギャラブルプロセッサ上でのブロック暗号RC6の実装(FPGAとその応用及び一般)
- [招待論文]動的再構成可能チップDRPのCコンパイラ(FPGAとその応用及び一般)
- 動的再構成可能チップDRPのCコンパイラ(FPGAとその応用及び一般)
- 応用領域に特化した小面積再構成可能HWのカスタマイズ方式(リコンフィギャラブル・アーキテクチャと論理合成,FPGA応用及び一般)
- 応用領域に特化した小面積再構成可能HWのカスタマイズ方式(リコンフィギャラブル・アーキテクチャと論理合成,FPGA応用及び一般)
- 応用領域に特化した小面積再構成可能HWのカスタマイズ方式(リコンフィギャラブル・アーキテクチャと論理合成,FPGA応用及び一般)
- 動的再構成可能プロセッサを用いた組み込み向け複数暗号処理エンジンの実装(セキュリティ・暗号1, 組込技術とネットワークに関するワークショップ)
- 動的再構成プロセッサDRPを用いた関数オフローダの試作(FPGAとその応用及び一般)
- リコンフィギャラブルプロセッサDRP上でのエッジ近傍合成機能付きαブレンダの実装(FPGAとその応用及び一般)
- リコンフィギャラブルプロセッサ上でのブロック暗号RC6の実装(FPGAとその応用及び一般)
- 動的再構成プロセッサDRPを用いた関数オフローダの試作(FPGAとその応用及び一般)
- リコンフィギャラブルプロセッサDRP上でのエッジ近傍合成機能付きαブレンダの実装(FPGAとその応用及び一般)
- リコンフィギャラブルプロセッサ上でのブロック暗号RC6の実装(FPGAとその応用及び一般)
- FUSION2000による論理合成
- 就職した先輩から後輩への手紙
- 動的再構成可能チップDRPのCコンパイラ(FPGAとその応用及び一般)
- 非同期式VLSI設計用CADシステムの提案
- 非同期式VLSI設計用CADシステムの提案
- DRP上での仮想ハードウェア機構の検討(FPGAとその応用及び一般)
- DRP上での仮想ハードウェア機構の検討(FPGAとその応用及び一般)
- DRP上での仮想ハードウェア機構の検討(FPGAとその応用及び一般)
- TA-1-4 C 言語設計における合成・検証技術の実際