34.8Gbpsのデータ出力によって有効1770万画素毎秒120フレーム読み出しが可能なCMOSイメージセンサの開発
スポンサーリンク
概要
- 論文の詳細を見る
- 2011-03-15
著者
-
遠山 隆之
ソニー株式会社 半導体事業グループ
-
三品 浩司
ソニー株式会社 半導体事業グループ
-
福島 範之
ソニー株式会社 半導体事業グループ
-
源代 裕治
ソニー株式会社
-
土屋 弘幸
ソニー株式会社半導体事業本部
-
市川 達也
ソニー株式会社半導体事業本部
-
岩城 宏行
ソニー株式会社半導体事業本部
-
村上 裕隆
ソニー株式会社半導体事業本部
-
高宮 健一
ソニーLSIデザイン株式会社
-
城下 寛司
ソニー株式会社半導体事業本部
関連論文
- HDD用トレリス符号化PRML信号処理LSIの開発
- デジタル2重サンプリングを用いた列並列AD変換器を搭載した高速・低ノイズCMOSイメージセンサの開発
- PRMLリードチャネルLSI
- PRMLリードチャネルLSI
- TA-1-4 PRMLリードチャネルLSI
- A/Dコンバータのアパーチャジッタ測定の新手法の提案
- 自己補正回路内蔵3V,24mW,20MSPS,10bit A/Dコンバータ
- 34.8Gbpsのデータ出力によって有効1770万画素毎秒120フレーム読み出しが可能なCMOSイメージセンサの開発(固体撮像技術および一般)
- Verilog-A をテストベンチに用いたADコンバータのサンプリングディレイ入力依存性検証法
- C-12-14 ADCのスパークルエラーパターンの測定法と測定例(C-12.集積回路C(アナログ),一般講演)
- ADCリニアリティ測定のランプ法
- A/Dコンバータの微分非直線性の要因分析手法
- ADCを例にした入力容量測定のS11パラメータ法の提案
- 34.8Gbpsのデータ出力によって有効1770万画素毎秒120フレーム読み出しが可能なCMOSイメージセンサの開発