電流減算型オフセットキャンセル比較器回路と並列形ADCへの応用
スポンサーリンク
概要
- 論文の詳細を見る
We proposed a comparator circuit scheme using a current-subtraction-type offset-cancellation technique. Chopper amps are commonly used in CMOS comparators. However, the drawback of chopper amp is reduction of offset cancellation effect by the coupling capacitor in the signal path. To overcome this problem, a new offset-cancellation technique is developed. The effect of the offset-cancellation technique is verified by a prototype ADC fabricated in a 0.18um CMOS.
- 社団法人 電気学会の論文
- 2009-08-01
著者
関連論文
- シングルチップSi-LDMOSによるGSM用パワーアンプ(VLSI一般(ISSCC2005特集))
- 回路定数最適化システムを用いた11bit 160MS/s 1.35V 10mW D/Aコンバータ
- 少量ハードウェア タイムデジタイザ回路
- 冗長性をもった逐次比較近似AD変換アルゴリズム : コンパレータ2個の場合
- A-1-10 逐次比較形AD変換器用比較器回路(A-1. 回路とシステム,一般セッション)
- 冗長性をもった逐次比較近似AD変換アルゴリズム
- 高性能逐次比較AD変換器アーキテクチャ
- 電流減算型オフセットキャンセル比較器回路と並列形ADCへの応用
- 高速サンプル・ホールド回路用クロックのジッタ測定と応用に関する一検討
- ナノCMOS時代のアナログ回路設計の課題
- 光ディスク用 7bit 800Msps 120mW Folding ADC
- 光ディスク用7bit 800Msps 120mW Folding ADC(イメージセンサのインターフェース回路,アナログ,及び一般)
- HDD Read Channel用 6bit 400Msps 70mW CMOS ADC
- 冗長性をもった逐次比較近似AD変換アルゴリズム
- CT-2-5 高精度ADC(CT-2.最先端A/D変換回路技術〜市場要求と実現技術,チュートリアルセッション,ソサイエティ企画)
- A-1-12 センサネット用ΔΣ-AD変換方式の一提案(A-1. 回路とシステム,一般セッション)
- モノリシックICに適した高精度D-A変換方式
- 2)150mW, 8ビットビデオ用A/D変換器(テレビジョン電子装置研究会(第139回))
- 150mW, 8ビットビデオ用A/D変換器