HDD Read Channel用 6bit 400Msps 70mW CMOS ADC
スポンサーリンク
概要
- 論文の詳細を見る
チャネル用アプリケーションをターゲットに低電力6ビットADCを0.18um CMOSを用い開発した。回路パーツの低減と低電力化に有効な並列補間方式をチョイスし、更に最小サイズトランジスタの使用を可能にする新規オフセットキャンセル回路を考案した。これらによりこのクラス世界最小70mWの電力を400Mspsの変換速度において実現した。
- 社団法人電子情報通信学会の論文
- 2002-12-13
著者
-
尾野 孝一
ソニー(株)
-
尾野 孝一
ソニー(株) セミコンダクタネットワークカンパニー
-
小川 順子
ソニー(株) セミコンダクタネットワークカンパニー
-
矢野 元康
ソニー(株) セミコンダクタネットワークカンパニー
関連論文
- 電流減算型オフセットキャンセル比較器回路と並列形ADCへの応用
- 光ディスク用 7bit 800Msps 120mW Folding ADC
- 光ディスク用7bit 800Msps 120mW Folding ADC(イメージセンサのインターフェース回路,アナログ,及び一般)
- HDD Read Channel用 6bit 400Msps 70mW CMOS ADC