ナノCMOS時代のアナログ回路設計の課題
スポンサーリンク
概要
- 論文の詳細を見る
- 2006-03-30
著者
関連論文
- シングルチップSi-LDMOSによるGSM用パワーアンプ(VLSI一般(ISSCC2005特集))
- 回路定数最適化システムを用いた11bit 160MS/s 1.35V 10mW D/Aコンバータ
- 少量ハードウェア タイムデジタイザ回路
- 冗長性をもった逐次比較近似AD変換アルゴリズム : コンパレータ2個の場合
- A-1-10 逐次比較形AD変換器用比較器回路(A-1. 回路とシステム,一般セッション)
- 冗長性をもった逐次比較近似AD変換アルゴリズム
- 高性能逐次比較AD変換器アーキテクチャ
- 電流減算型オフセットキャンセル比較器回路と並列形ADCへの応用
- 高速サンプル・ホールド回路用クロックのジッタ測定と応用に関する一検討
- ナノCMOS時代のアナログ回路設計の課題
- 冗長性をもった逐次比較近似AD変換アルゴリズム
- CT-2-5 高精度ADC(CT-2.最先端A/D変換回路技術〜市場要求と実現技術,チュートリアルセッション,ソサイエティ企画)
- A-1-12 センサネット用ΔΣ-AD変換方式の一提案(A-1. 回路とシステム,一般セッション)
- モノリシックICに適した高精度D-A変換方式
- 2)150mW, 8ビットビデオ用A/D変換器(テレビジョン電子装置研究会(第139回))
- 150mW, 8ビットビデオ用A/D変換器