電子回路モデルを用いた軸索のカオスコーディング
スポンサーリンク
概要
- 論文の詳細を見る
- 1999-04-05
著者
-
佐伯 勝敏
日本大学 理工学部
-
関根 好文
日本大学 理工学部
-
藤田 篤史
日本大学大学院理工学研究科
-
佐伯 勝敏
日本大学理工学部
-
染谷 和孝
日本大学 理工学部
-
藤田 篤史
日本大学 理工学部
-
染谷 和孝
(株)染谷電子
関連論文
- 時系列パターンを保持可能なSTDPを有するパルス形ハードウェアニューラルネットワーク
- カオス発生可能なパルス形ハードウェアニューロンモデルのCMOS実装とその応用
- A-1-11 パルス形ハードウェアニューロンモデルの発振範囲に対する一検討
- DSPを用いた心音特徴検出システムに対する検討
- 空間加算を考慮した歯状回-CA3電子回路モデルに対する一検討
- スパイク数に着目したSTDPを有する結合荷重制御回路
- 障害物回避のための四足歩行運動制御可能なパルス形ハードウェアCPGモデル
- A-1-20 自己回帰回路を付加したパルス形ハードウェア興奮抑制ニューロン対モデルの位相差制御に対する検討(A-1.回路とシステム,一般セッション)
- DSPを用いた心音特徴検出システムに対する検討(ディジタル信号処理)
- A-1-23 非対称型の特性を示すSTDPを有するANNの記銘に対する検討(A-1.回路とシステム,一般セッション)
- A-1-21 Λ形負性抵抗素子を用いた多値SRAMのバイアス部に対する検討(A-1.回路とシステム,一般セッション)
- A-1-22 屈筋,伸筋を考慮したシナプス結合荷重値制御による四足歩行運動パターンの移行に対する検討(A-1.回路とシステム,一般セッション)
- 非線形2次元カルマンフィルタを用いた距離画像処理
- 物体表面におけるレーザー光の拡散反射が移動体用画像計測に及ぼす影響
- 高出力半導体レーザ素子を用いたイメージングレーザレーダ装置による近距離画像計測
- Λ型ニューロンモデルの寄生容量に対する一検討
- A-4-26 DSPを用いた心音のI音およびII音分裂検出に対する検討(A-4. 信号処理,一般セッション)
- 抑制性入力に着目したSTDPを有するパルス形ハードウェアニューロンモデルに対する検討
- A-1-12 CMOSの温度特性を用いた基準電圧源回路に対する一検討(A-1.回路とシステム,一般講演)
- パルス形ハードウェアニューロンモデルで構成した嗅球モデルに対する検討
- パルス形ハードウェアCPGモデルによる遊脚・接地に着目した四足歩行運動生成
- 四足歩行運動パターンを生成・移行可能なパルス形ハードウェアCPGモデル
- A-1-29 メキシカンハット型の時間窓を示すハードウェアモデルの構築(A-1.回路とシステム,一般講演)
- A-1-25 STDPを有したパルス形ハードウェアニューラルネットワークの位相揺らぎに対するロバスト性(A-1.回路とシステム,一般講演)
- ストリップライン構造のパルス形NN回路への適用
- 入力パルス間隔を記憶する環状NNモデル
- ステレオX線画像からの血管像3次元再構成を目的としたエッジの特徴抽出
- 相互相関法を利用した発信器の超低位相雑音測定に関する一検討
- A-1-10 FG構造を用いた多値SARMのバイアス部に対する検討(A-1.回路とシステム,一般セッション)
- A-1-23 Λ形負性抵抗素子で構成した多値回路を用いた量子化回路に対する検討(A-1.回路とシステム,一般セッション)
- Λ形負性抵抗素子を用いた多値SRAMの低消費電流化 (特集 非線形電子回路)
- CMOSによるパルス形カオスニューロンモデルのシナプス回路に対する検討
- OTAを用いたパルス形ハードウェアCPGモデル
- 可塑性を考慮したニューラルネットワークのIC化に対する検討
- STDPを導入したパルス形ハードウェアニューロンモデルにおける位相揺らぎに対する検討 (ニューロダイナミクス)
- 高周波用コルピッツ形水晶発振回路の動作解析
- OTAのパルス形ハードウェアニューロンモデル用シナプス回路への応用
- デュアルモード水晶発振器の周波数変動特性
- ゼロ温度係数点近傍を用いた基準電圧源回路の温度特性安定化
- A-1-20 デュアルモード水晶発振器の周波数変動に対する一検討(A-1.回路とシステム,基礎・境界)
- A-1-10 環状ニューラルネットワークを用いたパルス伝搬に対する一検討(A-1.回路とシステム,基礎・境界)
- A-1-9 位相差に着目したSTDPを用いたパルス形ハードウェアニューロンモデルに対する検討(A-1.回路とシステム,基礎・境界)
- A-1-8 ハードウェアモデルを用いたニューロンのパルス伝搬遅延に対する検討(A-1.回路とシステム,基礎・境界)
- A-1-7 パルス形ハードウェアニューロンモデルを用いた2次元格子状結合型NNの発火特性に対する検討(A-1.回路とシステム,基礎・境界)
- A-1-6 可塑的抵抗結合パルス形環状NNのIC化に対する基礎的検討(A-1.回路とシステム,基礎・境界)
- A-2-21 パルス形ハードウェアニューロンモデルを用いた海馬CA3モデル(A-2. 非線形問題, 基礎・境界)
- A-2-20 パルス形ハードウェア軸索モデルのIC化に対する検討(A-2. 非線形問題, 基礎・境界)
- 相互結合させた興奮抑制ニューロン対回路の同期現象
- A-1-3 相互結合させた興奮抑制ニューロン対回路の振動モード(A-1. 回路とシステム)
- 人工脂質膜のアドミタンス変化に対する一検討
- A-1-2 保持・想起に用いる環状ニューラルネットワークの構成(A-1. 回路とシステム)
- A-1-1 パルス形ハードウェアニューロンモデルを用いた2次元ニューラルネットワークのパルス伝搬に対する一検討(A-1. 回路とシステム)
- 環状ニューラルネットワークを用いた短期記憶回路モデルの特性改善
- 環状ニューラルネットワークを用いた短期記憶回路モデル(企画セッション : ニューロハードウェア)
- パルス形ハードウェアニユーロンモデルを用いた興奮抑制ニユーロン対の同期現象(企画セッション : ニューロハードウェア)
- Λ字形負性抵抗素子を用いた多安定回路の電圧源に対する検討
- 環状ニューラルネットワークを用いたバーストパターンを記憶する短期記憶回路モデル
- IC化可能なΛ字形負性抵抗素子を用いた多安定回路
- エンハンスメント型MOSFETを用いたパルス形バーストニューロンモデル
- エンハンスメント型MOSFETを用いたΛ型ニューロンモデルのカオス応答特性
- エンハンスメント型MOSFETによるΛ形ニューロンモデル
- A-1-15 IC化を考慮したパルス形ニューロンモデルのOFF反応に対する検討
- A-1-13 IC化を考慮したパルス形ハードウェアバーストニューロンモデルの発火特性に対する一検討
- A-1-34 エンハンスメント形MOSFETを用いたパルス形ハードウェアパーストニューロンモデルに対する一検討
- パルス形ハードウェアバーストニューロンモデル
- CMOSで構成したΛ形ニューロンモデルに対する一検討
- SA-1-3 Λ型ニューロンモデルのIC化に対する一検討
- A-1-30 パルス形ハードウエアニューロンモデルのヒステリシス特性に対する一検討
- 電子回路モデルを用いた軸索のカオスコーディング
- 人工脂質膜の膜電位振動現象と基本味測定に関する基礎的検討
- 倍周期応答を考慮した軸索モデルのカオス情報伝達特性
- 人工脂質膜の膜電位変化に対する一検討
- 神経回路網における軸索の情報伝搬機構
- 軸索の閾値がカオス情報伝搬特性に及ぼす影響
- 軸索を有するパルス形ハードウェアカオスニューロンモデルのダイナミクス
- 神経軸索モデルのカオス情報伝達特性に対する一検討
- 神経軸索モデルのパルス列伝搬特性に対する実験的検討
- バーストニューロンモデルの改善に対する検討
- バーストニューロンのハードウェア化に対する検討
- A-13 ∧型ニューロンモデルのしきい値変動に対する検討(A-1. 回路とシステムC,一般講演)
- A-1-31 ハードウェア軸索モデルを用いたカオス的間隔時系列の伝達特性
- "V"字型電圧変換回路によるSAW発振器の温度補償
- 軸索のカオス伝達特性
- 軸索のハードウェアモデル
- A-1-29 樹状突起モデルに対する基礎的検討
- 軸索モデルを用いた神経回路網におけるカオスの伝搬特性
- A-1-34 ハードウェア軸索モデルを用いたカオス情報伝搬特性に対する一考察
- パルス形ハードウェア連想記憶モデルの一考察
- パルス形ハードウェアカオスニューロンモデルを用いた直列接続ネットワークのダイナミクス
- パルス形ハードウェアカオスニューロンモデルを用いた自己回帰回路におけるシナプス荷重効果
- ハードウェアニューロンモデルを用いた自己回帰回路における信号の伝達遅延効果に対する検討
- 自己回帰結合を持つハードウェアニューロンモデルに対する一検討
- A-1-12 パルス形ニューロンモデルの特性のばらつきに対する一検討
- A-1-17 能動的樹状突起ハードウェアモデルの逆伝搬特性に対する検討
- A-1-35 パルス形ハードウェアニューロンモデルを用いた側抑制回路に対する一検討
- パルス形興奮抑制ニューロン対回路の応答特性に対する一検討
- A-1-10 能動的ハードウェア樹状突起モデルの活動電位に対する一検討
- カルマンフィルタを用いたBSによる精密周波数比較
- パルス形ハードウェアニューロンモデルの低容量化
- 多値SRAMを用いたANNに対する一検討