スイッチトキャパシタ型昇圧回路の技術検討
スポンサーリンク
概要
- 論文の詳細を見る
- 2001-10-18
著者
-
崎山 史朗
松下電器産業(株) 戦略半導体開発センタ
-
木下 雅善
松下電器産業株式会社半導体社
-
梶原 準
松下電器産業株式会社半導体開発本部半導体先行開発センター
-
梶原 準
松下電器産業株式会社
-
崎山 史朗
松下電器産業株式会社半導体社
-
梶尾 準
松下電器産業株式会社半導体開発本部 半導体先行開発センター
関連論文
- DDRインターフェースに適したデューティ補正機能をもつ小面積、低消費電力、広電源・周波数レンジを実現する位相同期ループ(VLSI一般(ISSCC2006特集))
- 32psecの解像度を実現したDVDライトストラテジ用63相出力PLLの開発(VLSI一般(ISSCC2006特集))
- マルチ位相PLLを用いた、ローパワーアプリ向けマルチ位相出力レベルシフトシステム(PLL,クロック,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- マルチ位相PLLを用いた、ローパワーアプリ向けマルチ位相出力レベルシフトシステム(PLL,クロック, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- Dynamic Voltage & Frequency scaling : ディープサブ100-nmを救えるか!(電源制御,パワーゲーティング,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- Dynamic Voltage & Frequency Scaling : ディープサブ100-nmを救えるか!(電源制御,パワーゲーティング, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 最小消費電力動作を実現するパワーマネジメント手法の提案
- 最小消費電力動作を実現するパワーマネジメント手法の提案
- 最小消費電力動作を実現するパワーマネジメント手法の提案
- 高効率・低ノイズオンチップDC/DC変換器の開発
- 高効率・低ノイズオンチップDC/DC変換器の開発
- 高効率・低ノイズオンチップDC/DC変換器の開発
- 「システムLSI」の省エネ・省電力設計 (特集 事例別 「省エネ・低電力」実践テクニック(1))
- 3)量子化ニューロンチップ(QNC)を用いた時系列パターン認識ネットワーク : 物体形状の時系列データ変換(φ-S変換)による形状認識への適用([視聴覚技術研究会画像処理・コンビョン研究会]合同)
- 量子化ニューロンチップ(QNC)を用いた時系列パターン認識ネットワーク : 物体形状の時系列データ変換(φ-S変換)による形状認識への適用 : 視聴覚,画像処理・コンピュータビジョン・マルチメディアおよび一般 : 視聴覚技術 : 画像処理・コンピュータビジョン
- MOSの閾値及び飽和電流を一定にする基板バイアス生成回路を用いたミックスボディバイアス技術 : サブ1VCMOSの課題の克服(VLSI一般 : ISSCC2004特集)
- 適応増殖型量子化ニューロLSIの開発
- スイッチトキャパシタ型昇圧回路の技術検討
- 1.0V動作基準電圧回路の試作
- CMOSオンチップ電源 (特集 1チップソリューションに向けたシステムLSI技術)
- DC-DCコンバータ 低電圧LSIに必須のオンチップ電源を開発
- 非線形量子化器を用いた低消費電力オーバーサンプリングA/D変換器
- 非線形量子化オーバーサンプリングA/D変換器を用いた低消費電力PCMコーデックLSI
- 量子化ニューロンを用いたディジタルニューロプロセッサ