ガードリングと接地領域の形状による基板雑音の低減効果の検討
スポンサーリンク
概要
- 論文の詳細を見る
- 2004-03-12
著者
-
和田 和千
豊橋技術科学大学
-
高木 茂孝
東京工業大学
-
鈴木 寛人
豊橋技術科学大学 情報工学系
-
和田 和千
豊橋技術科学大学 情報工学系
-
高木 茂孝
東京工業大学 大学院理工学研究科 集積システム専攻
-
ニコデムス レディアン・アグン
東京工業大学
関連論文
- 素子値の広がりを低減したIF用狭帯域通過フィルタの試作と評価
- 遺伝的アルゴリズムを用いた線形位相IF用狭帯域通過フィルタの設計
- 誘導性素子を用いないCMOS低雑音増幅回路の特性比較
- 低い電源電圧で動作可能なCMOSカレントミラー回路
- 電流モードLCシミュレーション形高域フィルタ
- スイッチトキャパシタ低域通過フィルタの素子値の広がりを考慮した雑音低減のための設計法
- 基板雑音を打ち消す信号を点状の領域へ注入する雑音低減回路
- 広範囲に分布するディジタル回路で発生する基板雑音の打消し回路(アナログ信号処理)
- A-1-9 スイッチト・キャパシタフィルタにおける容量値広がりの低減手法(A-1.回路とシステム,一般セッション)
- 分割テール電流源を用いた演算増幅器による帰還形トラックアンドホールド回路
- 回路応答の統計量の高速推定
- 今日のLSI設計教育の課題と提言
- 変成器と一種類のトランジスタで構成したEER送信機用包絡線信号増幅回路の線形性解析
- 微細プロセス向け高精度・低消費電力なパイプライン型ADCの構造
- A-4-44 ARモデルに基づいた楽器の特徴量抽出(A-4. 信号処理,一般セッション)
- C-12-59 信号分割手法に基づくパイプライン型ADCの高精度化の検討(ADC,C-12.集積回路,一般セッション)
- MOSトランジスタを分割することで熱雑音を低減した増幅回路
- 信号分割手法を適用したパイプライン型ADCの小容量構成
- 2次ΔΣADCに対する利得可変積分回路の適用
- 複素極を有するダイレクトサンプリングミキサによる通過域端特性の改善
- 信号分割手法に基づき基板雑音と歪みを同時に低減するためのフィルタ構成
- 有極低域通過特性を有する低感度ダイレクトサンプリングミキサ
- 広いディジタル回路領域に対応した基板雑音の打ち消し回路
- 利得可変積分回路を用いたΔΣADCにおける内部雑音の解析
- 有極ログドメインフィルタの合成手法とシラビックコンパンディング技術の適用
- 0.8V広ダイナミックレンジCMOSシラビックコンパンディングログドメインフィルタの試作と評価
- 信号分割手法によりDNLを低減したアナログ・ディジタル変換回路の構成
- 素子値の不整合により発生するイメージを低減する複素スイッチトキャパシタフィルタの構成(アナログ回路技術ショートノート-アナログ回路技術の創造と伝承を目指して-)
- 十見百聞 世界最速スパコンより1000倍速くナノより小さい分子コンピュータ
- 世界最速スパコンより1000倍速くナノより小さい分子コンピュータ
- 低域通過フィルタの挿入によりジッタの影響を低減した連続時間型〓ΔA-D変換器の一構成法
- アベレージングに基づくフラッシュ型A/D変換器の無歪化
- MRCの拡張とその応用
- 2種類の周波数特性を有する能動フィルタの一構成法とそのモノリシック集積化
- 単位利得バッファを用いたSC増幅回路における素子数およびオフセットの低減
- 方形波参照信号を用いた連続時間系フィルタの自動調整システム
- 低電圧下における直流利得を改善したCMOSログドメイン積分回路
- 温度に対する周波数特性変動を低減したCMOSログドメイン積分回路
- オンチップアナログインタフェースの同相ノイズ低減に関する一手法
- リープフログ形振幅可変遅延平坦フィルタの一構成法
- インピーダンス・スケーリングに基づく高周波OTA-Cフィルタの一補償法
- キャリヤの移動度の変化及び基板効果の影響を受けないMOS電圧-電流変換回路
- キャリアの移動度の変化及び基板効果の影響を受けない低歪みOTA
- 非飽和動作MOSFETの2次効果による歪みを低減したOTA
- FD-SOIプロセスによる低域通過特性を有する低雑音広帯域増幅器の一構成
- ダイレクトコンバージョン受信機用DCオフセット除去回路の一構成法
- GICを用いた可変キャパシタンスマルチプライヤの一構成法
- 与えられた出力電圧比を容量値に依存せずに実現するキャパシタンス電圧変換回路
- アクティブインダクタの対称構成による低消費電力化
- 制御電流に対して発振周波数が直線的に変化する四相出力発振回路の測定結果と位相誤差の検討
- サイクリック型スイッチトカレントA/D変換器の一構成
- 高域LCフィルタの一シミュレーション法
- OTAを用いた定抵抗回路の構成
- ディープサブミクロンプロセスを用いた高電圧インタフェース回路の一構成
- 位相比較器のオーバーラップ時間の最適化
- 電流二乗回路に基づいた擬似指数関数発生回路の一構成(アナログ信号処理)
- 単一ソースフォロワによる高次ローパスフィルタの構成法
- ダブルエッジトリガ型位相比較器を用いた位相同期回路の小面積化
- 1V電源電圧を用いた5次低域通過フィルタの構成
- 同相帰還回路が不要な平衡型フィルタの低消費電力化
- 低い遮断周波数を有する高域通過フィルタの集積化実現とその応用
- 能動インダクタを用いた低雑音電圧制御発振回路の一構成
- ピークホールド回路を用いた自動利得制御
- 高電圧信号処理に適した低電圧可変利得電流増幅回路の一構成
- 縦続接続型トラックアンドホールド回路を用いた高速低消費電力ADC
- 伝送零点を有するリープフログ型帯域通過フィルタの低消費電力化
- A 0.5V Logdomain Filter Using Low Threshold Voltage SOI CMOS Process
- GICに基づくインピーダンスの実現
- 広い飽和領域を有するカスコード接続MOSFET
- FM受信機の構成 : CMOSプロセスによる1チップ化を目指して
- アナログディジタル混載SoCにおける同相雑音除去回路
- 素子値の広がりが大きいスイッチトキャパシタ低域通過フィルタの極感度を用いた特性比較
- 電子回路技術委員会から見た電子回路技術の10年間の動向と今後の展望
- TA-1-1 最近のアナログ回路技術の動向と展望
- 平衡型低電圧スイッチトキャパシタ双一次積分回路の一構成
- 複素係数ログドメインフィルタの低消費電力化
- OTAを用いた電圧帰還型 Companding 積分器
- MOSFET数の少ない差動 Companding 積分器の一構成法
- MOSFETを用いた Companding 積分器の一構成法
- 低消費電力スイッチトカレントサンプルホールド回路
- 電流源を共用したデプリーション形MOSボルテージホロワ
- 電流源を共用したデプリーション形MOSボルテージホロワ
- 平衡型MOSアナログ回路における線形浮遊抵抗対の等価構成とその応用(電子回路)
- ガードリングと接地領域の形状による基板雑音の低減効果の検討
- 信号を分割して処理するスイッチトキャパシタ回路の構成
- 並列RCフィルタを用いたADCの性能評価
- 世界最速スパコンより1000倍速くナノより小さい分子コンピュータ
- MOSトランジスタを分割して熱雑音を低減した増幅回路の最適設計
- 内部雑音による比較器の誤判定を修正できる小規模逐次比較型ADC変換回路
- 通過域で平たんかつ阻止域で等リプルに振幅特性を近似するRCポリフェーズフィルタの設計法(アナログ信号処理)
- 集積化ウェーブフィルタにおける寄生容量の影響の低減
- 平衡型回路における線形浮遊抵抗対のMOSトランジスタによる等価構成
- 電流入出力ウェーブフィルタにおける寄生容量の影響の低減
- 等リプル特性を有するRCポリフェーズフィルタの素子値設計
- コンパンディング積分器における圧縮, 伸張関数の選択法
- ウェーブシミュレーションに基づく有極低域通過フィルタ
- 多相整流方式により制御した低歪み正弦波発振回路の検討
- 電源電圧0.8Vで動作させる10bit逐次比較型ADCの試作回路における雑音の影響
- B-9-1 高速スイッチングSiC JFETによるPWM電源(B-9.電子通信エネルギー技術,一般セッション)
- B-9-2 SiC JEFTによる高速スイッチング電源の開発(B-9.電子通信エネルギー技術,一般セッション)