名古屋 彰 | 日本電信電話株式会社ntt未来ねっと研究所
スポンサーリンク
概要
関連著者
-
名古屋 彰
日本電信電話株式会社ntt未来ねっと研究所
-
名古屋 彰
NTT未来ねっと研究所
-
塩澤 恒道
NTT未来ねっと研究所
-
塩沢 恒道
Ntt光ネットワークシステム研究所
-
小西 隆介
Ntt 未来ねっと研究所
-
伊藤 秀之
日本電信電話株式会社NTT未来ねっと研究所
-
中田 広
Ntt 未来ねっと研究所
-
小栗 清
長崎大学工学部
-
永見 康一
日本電信電話株式会社NTT未来ねっと研究所
-
稲森 稔
Ntt未来ねっと研究所
-
伊藤 秀之
NTT未来ねっと研究所
-
小西 隆介
NTT未来ねっと研究所
-
中田 広
NTT未来ねっと研究所
-
永見 康一
NTT未来ねっと研究所
-
坪井 秀幸
NTT未来ねっと研究所
-
名古屋 彰
日本電信電話(株) 未来ねっと研究所
-
名古屋 彰
NTT 未来ねっと研究所
-
名古屋 彰
電子情報通信学会:日本電信電話株式会社ntt未来ねっと研究所
-
奥山 祐市
日本電信電話株式会社ntt未来ねっと研究所
-
塩澤 恒道
NTT 未来ねっと研究所
-
小栗 清
長崎大学情報システム工学研究科
-
ノルバート イムリック
NTT未来ねっと研究所
-
イムリック ノルバート
NTT未来ねっと研究所
-
Imlig Norbert
NTT未来ねっと研究所
-
Norbert Imlig
NTT光ネットワークシステム研究所
-
小林 英史
Ntt未来ねっと研究所
-
坪井 秀幸
NTT 未来ねっと研究所
-
奥山 祐市
NTT 未来ねっと研究所
-
名古屋 彰
NTTコミュニケーション科学研究所
-
野村 亮
Nttコミュニケーション科学研究所
-
中村 行宏
京都大学大学院情報学研究科
-
須山 敬之
Ntt西日本研究開発センタ
-
奥山 祐市
NTT未来ねっと研究所
-
中根 良樹
NTT 未来ねっと研究所
-
須山 敬之
NTTコミュニケーション科学研究所
-
中村 行宏
Ntt情報通信研究所
-
中村 行宏
京都大学大学院工学研究科
-
関川 浩
NTTコミュニケーション科学基礎研究所
-
名古屋 彰
Ntt情報通信網研究所
-
名古屋 彰
NTT コミュニケーション科学基礎研究所
-
小栗 清
Ntt光ネットワークシステム研究所
-
小栗 清
Ntt情報通信処理研究所知識処理研究部
-
小西 隆介
NTT光ネットワークシステム研究所
-
伊藤 秀之
NTT光ネットワークシステム研究所
-
山下 茂
Ntt コミュニケーション科学基礎研
-
永見 康一
NTT 未来ねっと研究所
-
氷見 康一
NTT未来ねっと研究所
-
雪下 充輝
NTTコミュニケーション科学研究所
-
伊藤 秀之
NTT 未来ねっと研究所
-
小栗 清
NTTコミュニケーション科学研究所
-
須山 敬之
Nttコミュニケーション科学基礎研究所
-
小栗 清
NTT コミュニケーション科学研究所
-
中村 行宏
NTT コミュニケーション科学研究所
-
野村 亮
NTT コミュニケーション科学研究所
-
関川 浩
NTT情報通信処理研究所
著作論文
- 動的再構成可能ハードウェア上へのスケーラブルスイッチの実装に関する検討
- 動的再構成可能ハードウェア上へのスケーラブルスイツチの実装に関する検討
- SA-1-3 PCA上への画像処理アプリケーションの実装に関する検討
- 自律再構成可能アーキテクチャPCAの構成手法(デバイスアーキテクチャ,リコンフィギャラブルシステム論文)
- ED2000-111 / SDM2000-93 / ICD2000-47 動的再構成可能論理LSI : PCA-1
- ED2000-111 / SDM2000-93 / ICD2000-47 動的再構成可能論理LSI : PCA-1
- ED2000-111 / SDM2000-93 / ICD2000-47 動的再構成可能論理LSI : PCA-1
- プラスティックセルアーキテクチャ(PCA)技術の概要 (特集論文2 プラスティックセルアーキテクチャ)
- 布線論理による汎用計算機構 : プラスティックセルアーキテクチャ
- 自己再構成機能をもつ非同期式LSIの回路高速化の検討
- 自己再構成機能をもつ非同期式LSIの回路高速化の検討
- 自己再構成機能をもつ非同期式LSIの回路高速化の検討
- SA-1-1 PCAで実現される自己参照・書換・増殖可能なハードウェア
- 非同期式動的再構成可能LSIによる自己複製回路
- 非同期式動的再構成可能LSIによる自己複製回路
- 非同期式動的再構成可能LSIによる自己複製回路
- PCA可変部への組合わせ回路のマッピング手法の検討(システム設計及び一般)
- PCA可変部への組合わせ回路のマッピング手法の検討(システム設計及び一般)
- SA-1-2 動的再構成可能なハードウェアの自己診断手法
- 自律的再構成可能なハードウェアにおける試験方式の検討
- 自律的再構成可能なハードウェアにおける試験方式の検討
- 自律的再構成可能なハードウェアにおける試験方式の検討
- 自律再講成可能アーキテクチャPCA
- PCA可変部向けの論理最適化手法 (特集論文2 プラスティックセルアーキテクチャ)
- PARTHENONにおける最新の論理合成機能
- 自律再構成可能アーキテクチャPCAとその応用
- 自律再構成可能アーキテクチャPCAとその応用
- 自律再構成可能アーキテクチャPCAとその応用
- ハードウェア記述言語 2. 主要なハードウェア記述言語の特徴と標準化状況 : 2.3 SFL (ハードウェア記述言語)
- データ転送路の自動割付