SA-1-2 動的再構成可能なハードウェアの自己診断手法
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 2002-08-20
著者
-
永見 康一
日本電信電話株式会社NTT未来ねっと研究所
-
坪井 秀幸
NTT未来ねっと研究所
-
塩澤 恒道
NTT未来ねっと研究所
-
坪井 秀幸
NTT 未来ねっと研究所
-
塩澤 恒道
NTT 未来ねっと研究所
-
名古屋 彰
NTT 未来ねっと研究所
-
名古屋 彰
日本電信電話株式会社ntt未来ねっと研究所
-
塩沢 恒道
Ntt光ネットワークシステム研究所
-
永見 康一
NTT 未来ねっと研究所
関連論文
- D-18-1 自律再構成可能LSIを利用した環境に自律適応するハードウェアの動作実証(D-18. リコンフィギャラブルシステム, 情報・システム1)
- 動的再構成可能ハードウェア上へのスケーラブルスイッチの実装に関する検討
- 動的再構成可能ハードウェア上へのスケーラブルスイツチの実装に関する検討
- SA-1-3 PCA上への画像処理アプリケーションの実装に関する検討
- 自律再構成可能アーキテクチャPCAの構成手法(デバイスアーキテクチャ,リコンフィギャラブルシステム論文)
- ED2000-111 / SDM2000-93 / ICD2000-47 動的再構成可能論理LSI : PCA-1
- ED2000-111 / SDM2000-93 / ICD2000-47 動的再構成可能論理LSI : PCA-1
- ED2000-111 / SDM2000-93 / ICD2000-47 動的再構成可能論理LSI : PCA-1
- プラスティックセルアーキテクチャ(PCA)技術の概要 (特集論文2 プラスティックセルアーキテクチャ)
- Communicating Logicによる汎用情報処理機構の実現
- Communicating Logicによる汎用情報処理機構の実現
- LUTアレイ用非同期論理回路の合成法
- LUTアレイ用非同期論理回路の合成法
- LUTアレイ用非同期論理回路の合成法
- プラスティックセルアーキテクチャにおけるオブジェクト間通信のためのメッセージ自己ルーティングアルゴリズム
- 布線論理による汎用計算機構 : プラスティックセルアーキテクチャ
- 動的再構成可能計算機構のためのプラスティックセルアーキテクチャ
- 動的再構成可能なVLSIプロセッサとそのレイアウト手法
- 動的再構成可能なVLSIプロセッサとそのレイアウト手法
- 動的再構成可能なVLSIプロセッサとそのレイアウト手法
- オブジェクト指向HDLに向けた自律再構成可能アーキテクチャ
- オブジェクト指向HDLに向けた自律再構成可能アーキテクチャ
- 自己再構成機能をもつ非同期式LSIの回路高速化の検討
- 自己再構成機能をもつ非同期式LSIの回路高速化の検討
- 自己再構成機能をもつ非同期式LSIの回路高速化の検討
- SA-1-1 PCAで実現される自己参照・書換・増殖可能なハードウェア
- 非同期式動的再構成可能LSIによる自己複製回路
- 非同期式動的再構成可能LSIによる自己複製回路
- 非同期式動的再構成可能LSIによる自己複製回路
- ABS-2-1 アクティブ無線タグ用いた海上輸送コンテナ向けセンサシステムとその実証実験(ABS-2. センサネットワーク技術, 基礎・境界)
- ABS-2-1 アクティブ無線タグ用いた海上輸送コンテナ向けセンサシステムとその実証実験(ABS-2. センサネットワーク技術, 通信2)
- PCA可変部への組合わせ回路のマッピング手法の検討(システム設計及び一般)
- PCA可変部への組合わせ回路のマッピング手法の検討(システム設計及び一般)
- SA-1-2 動的再構成可能なハードウェアの自己診断手法
- 自律的再構成可能なハードウェアにおける試験方式の検討
- 自律的再構成可能なハードウェアにおける試験方式の検討
- 自律的再構成可能なハードウェアにおける試験方式の検討
- PCAアプリケーションと設計環境 (特集論文2 プラスティックセルアーキテクチャ)
- 自律再講成可能アーキテクチャPCA
- PCA可変部向けの論理最適化手法 (特集論文2 プラスティックセルアーキテクチャ)
- PARTHENONにおける最新の論理合成機能
- 自律再構成可能アーキテクチャPCAとその応用
- 自律再構成可能アーキテクチャPCAとその応用
- 自律再構成可能アーキテクチャPCAとその応用
- オブジェクト指向HDLに向けた自律再構成可能アーキテクチャ(並列・分散)
- 汎用計算機構を実現する再構成可能LSIアーキテクチャ
- 汎用計算機構を実現する再構成可能LSIアーキテクチャ
- 自律再構成可能アーキテクチャ
- ハードウェア記述言語 2. 主要なハードウェア記述言語の特徴と標準化状況 : 2.3 SFL (ハードウェア記述言語)
- データ転送路の自動割付