伊藤 雅樹 | (株)日立製作所中央研究所
スポンサーリンク
概要
関連著者
-
伊藤 雅樹
株式会社日立製作所
-
伊藤 雅樹
(株)日立製作所中央研究所
-
伊藤 雅之
ルネサスエレクトロニクス株式会社
-
佐藤 真琴
株式会社日立製作所 システム開発研究所
-
佐藤 真琴
日立製作所システム開発研究所
-
木村 啓二
早稲田大学基幹理工学研究科情報理工学専攻
-
笠原 博徳
早稲田大学基幹理工学研究科情報理工学専攻
-
津野田 賢伸
(株)日立製作所
-
内山 邦男
株式会社日立製作所
-
木村 啓二
早稲田大学基幹理工学部情報理工学科
-
内山 邦男
(株)日立製作所研究開発本部
-
笠原 博徳
早稲田大学
-
木村 啓二
早稲田大学
-
内山 邦男
株式会社日立製作所中央研究所
-
佐藤 真琴
株式会社日立製作所
-
和田 康孝
早稲田大学理工学術院基幹理工学部情報理工学科
-
間瀬 正啓
早稲田大学理工学術院基幹理工学部情報理工学科
-
伊藤 雅樹
(株)日立製作所
-
亀井 達也
(株)ルネサステクノロジ
-
田中 博志
株式会社日立製作所中央研究所
-
高田 雅士
(株)日立製作所中央研究所
-
秋田 庸平
株式会社日立製作所中央研究所
-
長谷川 淳
株式会社ルネサステクノロジ
-
小高 俊彦
株式会社日立製作所
-
亀井 達也
株式会社ルネサステクノロジ
-
間瀬 正啓
早稲田大学基幹理工学部情報理工学科
-
高田 雅士
ルネサステクノロジ
-
和田 康孝
早稲田大学
-
間瀬 正啓
早稲田大学
-
伊藤 雅樹
株式会社日立製作所中央研究所
-
白子 準
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
白子 準
早稲田大学理工学術院
-
白子 準
早稲田大学
-
林 明宏
早稲田大学理工学術院基幹理工学部情報理工学科
-
中野 啓史
早稲田大学理工学術院基幹理工学部情報理工学科
-
渡辺 岳志
早稲田大学理工学術院基幹理工学部情報理工学科
-
鹿野 裕明
(株)日立製作所
-
戸高 貴司
(株)日立製作所
-
兒玉 征之
(株)日立製作所
-
小野内 雅文
(株)日立製作所
-
内山 邦男
(株)日立製作所
-
小高 俊彦
(株)日立製作所
-
永濱 衛
(株)ルネサステクノロジ
-
草桶 学
(株)ルネサステクノロジ
-
新田 祐介
(株)ルネサステクノロジ
-
宮本 孝道
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
田中 博志
日立製作所中央研究所
-
津野田 賢伸
日立製作所中央研究所
-
秋田 庸平
日立製作所中央研究所
-
高田 雅士
日立製作所中央研究所
-
伊藤 雅樹
日立製作所中央研究所
-
野尻 徹
株式会社日立製作所中央研究所組込みシステム基盤研究所
-
益浦 健
早稲田大学理工学術院基幹理工学部情報理工学科
-
鹿野 裕明
早稲田大学基幹理工学部情報理工学科:株式会社日立製作所中央研究所
-
服部 俊洋
株式会社ルネサステクノロジ
-
田野 裕秋
早稲田大学理工学術院基幹理工学部情報理工学科
-
馬場 大介
早稲田大学情報理工学科
-
長山 晴美
早稲田大学情報理工学科
-
田野 裕秋
早稲田大学情報理工学科
-
伊藤 雅樹
日立製作所 半導体事業部
-
兒玉 征之
(株)日立製作所中央研究所
-
関口 威
早稲田大学理工学術院
-
長谷川 淳
ルネサスエレクトロニクス株式会社
-
小野内 雅文
日立製作所中央研究所
-
渡辺 岳志
早稲田大学
-
林 明宏
早稲田大学
-
野尻 徹
株式会社日立製作所
-
服部 俊洋
ルネサステクノロジ
-
宮本 孝道
早稲田大学基幹理工学部情報理工学科
-
宮本 孝道
早稲田大学
-
益浦 健
早稲田大学理工学術院情報理工学科
-
関口 威
早稲田大学
-
小野内 雅文
(株)日立製作所中央研究所
-
佐藤 真琴
日立製作所 システム開発研究所
-
林 明宏
早稲田大学理工学術院情報理工学科
-
服部 俊洋
ルネサスモバイル株式会社
-
佐藤 真琴
(株)日立製作所システム開発研究所
-
田中 博志
(株)日立製作所中央研究所
-
秋田 庸平
(株)日立製作所中央研究所
-
津野田 賢伸
株式会社日立製作所中央研究所
-
高田 雅士
株式会社日立製作所中央研究所
-
清水 嗣雄
(株)日立製作所
-
高嶺 美夫
(株)日立製作所中央研究所
-
児玉 征之
(株)日立製作所
-
清水 嗣雄
(株)日立製作所中央研究所
-
山元 渉
(株)日立製作所中央研究所
-
高田 雅士
(株)日立製作所 中央研究所
著作論文
- 54倍速AACエンコードを実現するヘテロジニアスマルチコアアーキテクチャの検討(マルチコア,プロセッサ,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 54倍速AACエンコードを実現するヘテロジニアスマルチコアアーキテクチャの検討(マルチコア,プロセッサ, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 再構成プロセッサFE-GA上へのFFTのマッピング(アーキテクチャII, デザインガイア-VLSI設計の新しい大地を考える研究会-)
- 再構成プロセッサFE-GAのオーディオ処理への応用(アーキテクチャII, デザインガイア-VLSI設計の新しい大地を考える研究会-)
- 構成情報の階層記憶制御による再構成型プロセッサFE-GAの性能/面積比の向上(アーキテクチャII, デザインガイア-VLSI設計の新しい大地を考える研究会-)
- ディジタルメディア向け再構成型プロセッサFE-GAの概要(アーキテクチャII, デザインガイア-VLSI設計の新しい大地を考える研究会-)
- 情報家電用マルチコアSMP実行モードにおけるマルチグレイン並列処理(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- 情報家電用マルチコアSMP実行モードにおけるマルチグレイン並列処理(マルチコア,集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- 情報家電用ヘテロジニアスマルチコアRP-Xにおけるコンパイラ低消費電力制御性能
- 情報家電用ヘテロジニアスマルチコア用自動並列化コンパイラフレームワーク
- VHDLシミュレーションにおけるバス入出力方向判定方式