道正 志郎 | パナソニック株式会社戦略半導体開発センタ
スポンサーリンク
概要
関連著者
-
道正 志郎
パナソニック(株)戦略半導体開発センタ要素第1開発グループ
-
道正 志郎
パナソニック株式会社戦略半導体開発センタ
-
道正 志郎
パナソニック 戦略半導体開発セ
-
高山 雅夫
パナソニック(株)戦略半導体開発センタ要素第1開発グループ第2開発チーム
-
高山 雅夫
パナソニック(株)戦略半導体開発センタ
-
岩田 徹
松下電器産業(株)半導体社開発本部
-
松川 和夫
パナソニック(株)戦略半導体開発センタ要素第1開発グループ第2開発チーム
-
三谷 陽介
パナソニック(株)戦略半導体開発センタ要素第1開発グループ第2開発チーム
-
小幡 幸嗣
パナソニック(株)戦略半導体開発センタ要素第1開発グループ第2開発チーム
-
三木 拓司
パナソニック(株)戦略半導体開発センタ
-
江渕 剛志
パナソニック(株)戦略半導体開発センター
-
小松 義英
パナソニック(株)戦略半導体開発センター
-
三浦 成友
パナソニック(株)戦略半導体開発センター
-
千葉 智子
パナソニック(株)戦略半導体開発センター
-
岩田 徹
パナソニック(株)戦略半導体開発センター
-
吉河 武文
パナソニック(株)戦略半導体開発センター
-
岩田 徹
松下電器産業半導体研究センター
著作論文
- 5.アナログ回路における素子ばらつきの影響と対策(CMOSデバイスの微細化に伴う特性ばらつきの増大とその対策)
- CMOS-AD変換器におけるデジタル補正と調整技術(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 2重積分器を用いた連続時間型オーバーサンプルΔΣ変調器の積分フィルタ合成手法の検討(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 2重積分器を用いた連続時間型オーバーサンプルΔΣ変調器の積分フィルタ合成手法の検討(ADCとDAC,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 時間軸信号処理を用いたAD変換方式の検討(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 時間軸信号処理を用いたAD変換方式の検討(要素回路技術,低電圧/低消費電力技術,新デバイス・回路とその応用)
- レプリカVCOゲインキャリブレーションを用いた適応電力型ワイドレンジトランシーバの開発(低電圧/低消費電力技術,新デバイス・回路とその応用)
- レプリカVCOゲインキャリブレーションを用いた適応電力型ワイドレンジトランシーバの開発(要素回路技術,低電圧/低消費電力技術,新デバイス・回路とその応用)
- CMOS-AD変換器におけるデジタル補正と調整技術(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- ACT-1-1 CMOS-AD変換器におけるデジタル補正と調整技術(ACT-1.サブ100nm時代のCMOSアナログ技術,チュートリアルセッション,ソサイエティ企画)
- ACT-1-1 CMOS-AD変換器におけるデジタル補正と調整技術(ACT-1.サブ100nm時代のCMOSアナログ技術-,チュートリアルセッション,ソサイエティ企画)