多田 十兵衛 | 山形大学大学院理工学研究科情報科学専攻
スポンサーリンク
概要
関連著者
-
多田 十兵衛
山形大学大学院理工学研究科情報科学専攻
-
多田 十兵衛
山形大学大学院理工学研究科
-
多田 十兵衛
山形大学理工学研究科
-
多田 十兵衛
東北大学サイバーサイエンスセンター
-
後藤 源助
山形大学大学院理工学研究科情報科学専攻
-
後藤 源助
富士通研究所
-
後藤 源助
株式会社富士通研究所
-
後藤 源助
山形大学理工学研究科
-
江川 隆輔
東北大学大学院情報科学研究科
-
佐野 啓一郎
山形大学
-
漆山 誠一
山形大学大学院理工学研究科
-
江川 隆輔
東北大学サイバーサイエンスセンター|JST CREST
-
江川 隆輔
東北大学サイバーサイエンスセンター:jst Crest
-
江川 隆輔
東北大学
-
佐藤 啓一
山形大学大学院理工学研究科システム情報工学専攻
-
田村 安孝
山形大学大学院理工学研究科情報科学専攻
-
後藤 原助
山形大学大学院理工学研究科
-
伊藤 剛
山形大学大学院理工学研究科情報科学専攻
著作論文
- 1A-5 FPGAに適した複素乗算器構造の検討および評価(並列処理と動的再構成技術,一般セッション,アーキテクチャ)
- ウェーブパイプラインのための遅延調整手法に関する研究(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 可変段数パイプラインを用いた低電力演算器の評価
- 可変段数パイプラインを用いた低電力演算器の評価(回路技術(一般、超高速・低電力・高機能を目指した新アーキテクチャ))
- ウェーブパイプラインのための遅延調整手法に関する研究(システムオンシリコン設計技術並びにこれを活用したVLSI)
- ループアドレスレジスタを用いた命令キャッシュ機構