超高精度画像合成向けヘテロジニアス・メニーコア型アプリケーション・プロセッサ・アーキテクチャ(プロセッサ,DSP,画像処理技術及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
自然曲面(ベジエ曲面)に基づく物体形状の表現と35帯域の反射スペクトルによる色モデルに基づくフルHD(1980x1080画素)のデスクトップ型高精度リアルタイム・レイトレーシング・システム向けのプリケーション特化型のヘテロジニアス・マルチコア型マイクロプロセッサのアーキテクチャ及びそのソフトウェアを開発した。システム要件は、800TFLOPS相当の演算性能を1kW程度の消費電力で実現すること。TOPSTREAMヘテロジニアス・マルチコア・アーキテクチャに基づいて、73コア構成の階層化したマルチコア・プロセッサ・チップとし、チップ内に3階層のスクラッチ・パッド型のメモリ階層を構成し、プロセス間通信に必要なメモリ・アクセスを削減するために特定のプロセッサ・コア間でレジスタバンク共有する機構を搭載する。ソフトウェアは、カーン・プロセス・ネットワークに従ったプログラミング・モデルを用いることで、レガシーなシーケンシャル処理から分散処理に容易に移行できた。
- 2011-10-17
著者
関連論文
- 省エネ組込みヘテロジニアス・マルチチップ積層COOL Systemの開発
- 無線LAN用ヘテロジニアス・マルチコアTOPSTREAM^ WLANのアーキテクチャ設計(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 無線LAN用ヘテロジニアス・マルチコアTOPSTREAM^ WLANのアーキテクチャ設計
- 動画像コーデック用ヘテロジニアス・マルチコアTOPSTREAM^ MPEG-4のアーキテクチャ設計
- 動画像コーデック用ヘテロジニアス・マルチコアTOPSTREAM^ MPEG-4のアーキテクチャ設計(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 無線LAN用ヘテロジニアス・マルチコアTOPSTREAM^ WLANのアーキテクチャ設計
- 動画像コーデック用ヘテロジニアス・マルチコアTOPSTREAM^ MPEG-4のアーキテクチャ設計
- ヘテロジニアス・マルチコア/マルチチップによる低消費電力画像処理のための機能分散処理ソフトウェア
- ヘテロジニアス・マルチコア/マルチチップによる低消費電力画像処理のための機能分散処理ソフトウェア
- [招待講演]超高精度画像合成向けへテロジニアス・メニーコア型アプリケーション・プロセッサ・アーキテクチャ
- FPGAを用いたAndroid OS性能評価システムの開発(ネットワークソフトウエア(ソフトウエアアーキテクチャ,ミドルウエア),NWアプリケーション,SOA/SDP,NGN/IMS/API,分散制御・ダイナミックルーチング,グリッド,NW及びシステム信頼性,NW及びシステム評価,一般)
- 3次元積層LSI開発のためのスケーラブルなプロトタイピング・システム(アーキテクチャ設計2,システムオンシリコンを支える設計技術)
- FPGAを用いたUltra-Android用性能評価システムの開発
- FPGAを用いたUltra-Android用性能評価システムの開発
- 超高精度画像合成向けヘテロジニアス・メニーコア型アプリケーション・プロセッサ・アーキテクチャ(プロセッサ,DSP,画像処理技術及び一般)
- 超高精度画像合成向けヘテロジニアス・メニーコア型アプリケーション・プロセッサ・アーキテクチャ(プロセッサ,DSP,画像処理技術及び一般)
- 超高精度画像合成向けヘテロジニアス・メニーコア型アプリケーション・プロセッサ・アーキテクチャ(プロセッサ,DSP,画像処理技術及び一般)
- 省エネ組み込みヘテロジニアス・マルチチップ・プロセッサシステムCOOL ChipのLSI試作(電力/電源解析,システムオンシリコンを支える設計技術)
- 3次元積層LSIシステムに向けた超並列通信バス方式によるチップ間インターコネクト技術(3次元集積,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 3次元積層LSIシステムに向けた超並列通信バス方式によるチップ間インターコネクト技術(3次元集積,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 省エネ組み込みヘテロジニアス・マルチチップ・プロセッサシステム COOL Chip のLSI試作
- 3次元積層LSIシステムに向けた超並列通信バス方式によるチップ間インターコネクト技術