無線LAN用ヘテロジニアス・マルチコアTOPSTREAM^<TM> WLANのアーキテクチャ設計(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
スポンサーリンク
概要
- 論文の詳細を見る
携帯電話網へのアクセスに加えホットスポット等の無線LANによるIP電話機能を備えた携帯電話を実現するには、3,000MIPS以上の演算処理能力を必要とするWi-Fi機能を100mW以下の消費電力のSoCで実現する必要がある。TOPSTREAM^<TM> WLANはスケーラブルなマルチコア・プラットフォームを用いて携帯電話向けの無線LAN用のIEEE802.11 MAC及びIEEE 802.11bベースバンド処理用に設計したマルチコアSoCであり、内部バス上のデータ転送や信号処理演算による消費電力を低減するためにマッチドフィルタや128-bitSMIDプロセッサによるI/Q信号処理に符号絶対値表現を用いた。4つの異なる種類のプロセッサを組合せ、802.11bによる無線LAN機能を動作周波数50MHz、消費電力100mWで実現する。
- 2006-12-07
著者
関連論文
- 省エネ組込みヘテロジニアス・マルチチップ積層COOL Systemの開発
- 無線LAN用ヘテロジニアス・マルチコアTOPSTREAM^ WLANのアーキテクチャ設計(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 無線LAN用ヘテロジニアス・マルチコアTOPSTREAM^ WLANのアーキテクチャ設計
- 動画像コーデック用ヘテロジニアス・マルチコアTOPSTREAM^ MPEG-4のアーキテクチャ設計
- 動画像コーデック用ヘテロジニアス・マルチコアTOPSTREAM^ MPEG-4のアーキテクチャ設計(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 無線LAN用ヘテロジニアス・マルチコアTOPSTREAM^ WLANのアーキテクチャ設計
- 動画像コーデック用ヘテロジニアス・マルチコアTOPSTREAM^ MPEG-4のアーキテクチャ設計
- ヘテロジニアス・マルチコア/マルチチップによる低消費電力画像処理のための機能分散処理ソフトウェア
- ヘテロジニアス・マルチコア/マルチチップによる低消費電力画像処理のための機能分散処理ソフトウェア
- [招待講演]超高精度画像合成向けへテロジニアス・メニーコア型アプリケーション・プロセッサ・アーキテクチャ
- FPGAを用いたAndroid OS性能評価システムの開発(ネットワークソフトウエア(ソフトウエアアーキテクチャ,ミドルウエア),NWアプリケーション,SOA/SDP,NGN/IMS/API,分散制御・ダイナミックルーチング,グリッド,NW及びシステム信頼性,NW及びシステム評価,一般)
- 3次元積層LSI開発のためのスケーラブルなプロトタイピング・システム(アーキテクチャ設計2,システムオンシリコンを支える設計技術)
- FPGAを用いたUltra-Android用性能評価システムの開発
- FPGAを用いたUltra-Android用性能評価システムの開発
- 超高精度画像合成向けヘテロジニアス・メニーコア型アプリケーション・プロセッサ・アーキテクチャ(プロセッサ,DSP,画像処理技術及び一般)
- 超高精度画像合成向けヘテロジニアス・メニーコア型アプリケーション・プロセッサ・アーキテクチャ(プロセッサ,DSP,画像処理技術及び一般)
- 超高精度画像合成向けヘテロジニアス・メニーコア型アプリケーション・プロセッサ・アーキテクチャ(プロセッサ,DSP,画像処理技術及び一般)
- 省エネ組み込みヘテロジニアス・マルチチップ・プロセッサシステムCOOL ChipのLSI試作(電力/電源解析,システムオンシリコンを支える設計技術)
- 3次元積層LSIシステムに向けた超並列通信バス方式によるチップ間インターコネクト技術(3次元集積,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 3次元積層LSIシステムに向けた超並列通信バス方式によるチップ間インターコネクト技術(3次元集積,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 省エネ組み込みヘテロジニアス・マルチチップ・プロセッサシステム COOL Chip のLSI試作
- 3次元積層LSIシステムに向けた超並列通信バス方式によるチップ間インターコネクト技術