フリップ・フロップを用いた演算回路の一方式
スポンサーリンク
概要
- 論文の詳細を見る
A Flip-Flop circuit receiving input pulses acts as a half addee and generates an unnecessary carry. Full-adders using Flip-Flop circuits are designed, suppressing unnecessary carries by using a wide input pulse. A high speed carry circuit for this device shortens the computing speed. Other arithmetic devices such as multipliers are also contrived. Though the computing speed of this device is not faster than that of recent computers, this device suits electronic calculators becase of its low cost.
- 山形大学の論文
- 1973-01-20
著者
関連論文
- 画像処理のエキスパート化に関する一考察
- マイコン用会話形画像処理システムについて
- 筆順情報を含んだ漢字パタ-ンの効率的符号化について
- 複数交差点のファジィ論理による位相制御
- 欠落したメンバ-シップグレ-ドの推定(技術談話室)
- 冗長を有する高速除算器
- 平衡・不平衡変成器とコイルで補償された高分離度ハイブリッド変成器の分布定数的解析
- フリップ・フロップを用いた演算回路の一方式
- 10. 講演(8)「ファジィ集合とニューロネットワークの統一的なデータ構造の試み」(ファジィ推論とエキスパート・システム第12回研究会ファジィ OR 第14回研究会(第4回ワークショップ『ファジィ集合と知的システム』〜ES, NN, GA, OR, カオスを含む総合システム〜))
- 補償系三巻変成器を用いたpush-pull増幅回路の解析
- 周波数掃引計測器の周波数領域における解析
- SAMOSシミュレータおよび最小命令数構成
- 輪廓による平仮名文字の認識
- 新置換網による高速ウォルシュ・アダマ-ル変換とプロセッサ
- 小形電子計算機に向いたアセンブラ・レベル の構造化プログラミング指向言語
- 同相チョッパを用いたチョッパ増幅器の負帰還量の限界について
- 中央短絡形チョッパを用いたチョッパ増幅器の負帰還量の限界について
- チョッパ回路に関する研究
- チョッパ増幅器の過渡応答の改善
- 広帯域チョッパ増巾器