シフト型終了予測加算器の設計及びマイクロプロセッサへの応用
スポンサーリンク
概要
- 論文の詳細を見る
加算操作のキャリー伝搬信号とキャリー発生信号を利用し、選択シフトで操作数の最大有効伝搬距離を計算したうえ、終了予測を実現する加算器を設計した。キャリー伝搬パスを中断せずに予測するにより、加算速度を最大限に維持している。従来型の加算器と比べ、平均演算速度を20%-66%向上した。マイクロプロセッサへの応用も検討した。
- 社団法人電子情報通信学会の論文
- 1998-09-22
著者
関連論文
- di/dt検出回路を用いたアクティブ基板ノイズ低減回路の検討(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- di/dt検出回路を用いたアクティブ基板ノイズ低減回路の検討(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- di/dt検出回路を用いたアクティブ基板ノイズ低減回路の検討
- di/dt検出回路を用いたアクティブ基板ノイズ低減回路の検討
- C-12-6 2線式ドミノ回路による終了検出型マイクロコントローラの設計(C-12.集積回路B(ディジタル),一般講演)
- シフト型終了予測加算器の設計及びマイクロプロセッサへの応用
- シフト型終了予測加算器の設計及びマイクロプロセッサへの応用
- シフト型終了予測加算器の設計及びマイクロプロセッサへの応用
- 終了検出型パイプライン加算器を用いた疑似非同期式マイクロプロセッサの設計
- 終了検出型パイプライン加算器を用いた疑似非同期式マイクロプロセッサの設計
- 終了検出型パイプライン加算器を用いた疑似非同期式マイクロプロセッサの設計
- 疑似非同期式マイクロプロセッサの設計と実現
- ケーススタディー:アーキテクチャとFPGAマッピングとの考察 : FPGAでマイクロプロセッサの実現
- 同期式終了検知加算器の設計と評価
- CSPL:オフセット電圧自己補償センスアンプを用いたキャパシタ分離型高速パストランジスタ回路