2値化画像処理機能を集積化したアナログVLSIの構成
スポンサーリンク
概要
- 論文の詳細を見る
2値画像を得る従来のプロセスでは, アナログデータである原画像から, 6〜8bitのA-D変換器などのハードウェア資源や走査, 1画素ごとのA-D変換という時間を費やして高階調画像を得て, その後ディジタル処理によって2値化するという非効率的なことを行っている. 本論文では, 最小2乗規準に基づくしきい値決定法を用いて, 2値化アルゴリズムを実行するアナログ演算回路を提案する. 本回路を光センサと同一チップ上に集積して, 原画像アナログデータから直接2値画像を得ることで, 高速画像処理でボトルネックとなる画像読出し時間の短縮化が期待できる.
- 社団法人電子情報通信学会の論文
- 1999-08-25
著者
関連論文
- ブースト機能を備えた電流モード連続時間波形等化フィルタ
- 差分近似による連続時間フィルタのキャリブレーション
- AB級動作によるスイッチング雑音, クロックフィードスルーの低減
- 差分近似による連続時間フィルタのキャリブレーション
- AB級動作によるスイッチング雑音, クロックフィードスルーの低減
- 電子的に調整可能な2次低域通過特性をもつ電流ミラー
- 低電圧離散時間動作を可能にする3ステート電流メモリ
- 電子的に調整可能な2次低域通過特性をもつ電流ミラー
- 低電圧離散時間動作を可能にする3ステート電流メモリ
- ファジィ制御用ハードウエア
- Bi-CMOS構成による電流モード多値論理回路
- 電流モ-ド回路によるファジ-コントロ-ラのVLSI化の一手法
- 電流モードによる連続時間トランスバーサルフィルタの実現
- 電流モードによる連続時間トランスバーサルフィルタの実現
- 最適値探索を行うHopfieldモデルのパラメータのバラツキに対する低感度化
- 逐次ボルツマンマシン専用プロセッサへの並列遷移評価法の導入
- エネルギーリサイクル論理回路を駆動する高効率クロック電源発生回路
- エネルギーリサイクル論理回路による極低消費電力RSA暗号処理回路
- 電流モードアナログ回路のIC試作と評価
- ブースト機能を備えた電流モード連続時間波形等化フィルタ
- 電流モードアナログ回路のIC試作と評価
- ブートストラップスイッチングによる断熱充電パストランジスタ論理回路の実現
- 2値化画像処理機能を集積化したアナログVLSIの構成
- 巡回セールスマン問題を解くHopfieldネットワークの初期値依存性について
- 低電圧で動作可能な電流モード回路
- 2値画像処理機能を集積化したアナログVLSI(ビジョンチップ)の構成